初始化流程
CORE复位流程
FW手动加载
FW版本自生成(可选)
lane复位流程
TX复位流程
RX复位流程
TX,RX使能,disable(可选)关闭数据通道
速率频点配置,CPU模式配置,PLL分频系数配置,
速率1改配置到速率2流程,不复位CORE。
眼图读取,NRZ. 部分在线打印显示。部分需要导出txt到表格,使用python等软件进行分析生成。
PRBS31/13/7/9发送,接收check,部分特殊测试码型例如03A,03B,13Q,SSPRQ等。
PRBS误码统计
PRBS误码手动插入(可选)
NEA模拟环回(56G以上可选)
NED数字环回(56G以上可选)
FEA远端模拟环回(56G以上可选)
FED远端数字环回(56G以上可选)
PRBS FEC 544,514直方图误码统计分布
参数打印与修改TX FFE
参数打印与修改RX FFE
参数打印与修改RX DFE
参数打印与修改RX CDR
参数打印与修改RX CTLE
参数打印与修改RX VGA
RX ADC数据参数打印与修改
速率,位宽,LOS, CDR LOCK,PLL LOCK打印
RX 自适应关闭
RX 自适应关闭,参数配置
RX CDR环回带宽修改
TX PLL环路带宽修改
CORE,LANE低功耗状态配置
ANLT,linktraining配置流程与方法
每个IP,CORE,LANE的绝对地址计算办法。
IP单个寄存器地址,读写命令,用来调试无SDK接口时灵活。
EVB单板使用方法。
IBIS-AMI仿真模型使用文档与方法。
等等。
以上功能需要整理到文档,命令行,参数,对应寄存器使用方法,详细越好。
根据1-2年内使用BUG缺陷再记录到内部就更好。