西南科技大学

kali-Myon10 个月前
fpga开发·数字电子技术·数电实验·西南科技大学·mutisim
西南科技大学数字电子技术实验七(4行串行累加器设计及FPGA实现)FPGA部分一、实验目的1、掌握基于Verilog语言的diamond工具设计全流程。2、熟悉、应用Verilog HDL描述数字电路。
kali-Myon1 年前
fpga开发·数电实验·西南科技大学·mutisim·diamond
西南科技大学数字电子技术实验六(智力竞赛抢答器的设计及FPGA实现)FPGA部分一、实验目的进一步掌握D触发器,分频电路,多谐振荡电器,CP时钟脉冲元等单元电路的设计。二、实验原理三、程序清单(每条语句必须包括注释或在开发窗口注释后截图)
kali-Myon1 年前
数据结构·学习·算法·期末复习·西南科技大学
西南科技大学(数据结构A)期末自测练习三一、填空题(每空1分,共10分)1、为解决计算机主机与打印机之间速度不匹配的问题,通常设置一个打印数据缓冲区。主机将要输出的数据依次写入缓冲区,打印机则依次从缓冲区中取出数据,则该换缓冲区的逻辑结构应该是( A )
kali-Myon1 年前
fpga开发·数字电子技术·数电实验·西南科技大学·mutisim
西南科技大学数字电子技术实验一(数字信号基本参数与逻辑门电路功能测试及FPGA 实现 )预习报告手写报告稍微认真点写,80+随便有目录一、计算/设计过程1、通过虚拟示波器观察和测量信号2、通过实际电路(电阻、开关、发光二极管)模拟逻辑门电路