技术栈
数字电路
小飞鹰工程师
15 天前
课程设计
·
数字电路
·
multisim
·
模拟电路
·
数字电子技术
基于Multisim拔河比赛游戏+计分电路(含仿真和报告)
【全套资料.zip】拔河比赛游戏+计分电路Multisim仿真设计数字电子技术1.拔河游戏机用9个发光二极管排成一行。 2.开机后只有中间一个点亮,以此作为拔河的中心线。 3.双方各持一个按键,谁按得快,亮点向谁的方向移动,每按一次,亮点移动一次。 4.移到任一方终端二极管点亮,这一方就得胜,只有经复位后才使亮点恢复到中心线。 5.用七段数码管显示获胜者和比分数。
小飞鹰工程师
19 天前
课程设计
·
数字电路
·
multisim
·
模拟电路
·
数字电子技术
基于Multisim汽车尾灯电路左转右转刹车电路(含仿真和报告)
【全套资料.zip】汽车尾灯电路左转右转刹车电路设计Multisim仿真设计数字电子技术电路有按键控制,分别对应左转,右转,刹车,假设汽车尾部左右两侧各有3个指示灯(用发光二极管模拟)。 (1)汽车正常运行时指示灯全灭; (2)右转弯时,右侧3个指示灯按右循环点亮; (3)左转弯时,左侧3个指示灯按左循环点亮; (4)左转或右转时,会有声音提示音;
诚实可靠小郎君9527
2 个月前
fpga开发
·
fpga
·
数字电路
FPGA IO延迟的约束与脚本
FPGA IO延迟的约束与脚本FPGA的时序分析,关键的部分有两点:1是对时钟的约束方法,时钟对数字电路设计很重要,约束情况多而复杂;2是 I/O约束,IO的约束相对简单,主要包括管脚电气约束与延迟约束。本文主要讲述的是IO约束相关的脚本与用法。IO延时约束用于定义输入信号和输出信号之间的时序关系。延时约束在高速数字电路设计自动化(EDA)中起着至关重要的作用,它可以确保设计满足时序要求,提高系统性能和可靠性。本文对IO延时约束的概念、类型、设置方法进行了深入探讨,以帮助读者更好地理解和应用IO延时约束,
果冻的猿宇宙
2 个月前
数字电路
·
存储器
·
地址
·
译码器
·
circuitjs
·
《编码》
·
3-8译码器
<<编码>> 第 16 章 存储器组织(3)--3-8 译码器 示例电路
“写入” 开关先断开(Q 为低电平, 表示不写入)S2-S1-S0 设置一个二进制数, 选中 Q0~Q7 其中一个作为 Q 的输出
今天也很爱学习
3 个月前
fpga开发
·
数字电路
·
fpga入门
Xilinx课程,就这么水灵灵地上线了~
如果你想了解:如何利用精通流水线(Pipeline)技术,让电路设计效率倍增?如何掌握利用性能基线指导设计流程的方法?
约束112
3 个月前
笔记
·
学习
·
嵌入式
·
数字电路
·
计算机组成原理
·
硬件
数字电路速通学习笔记(绝对精品!)
笔者所在学校将数电的内容融合进了计算机组成原理的课程里面。 所以我在学习计组时花时间去速通了一下数电。本笔记由本人在b站观看大量视频后写出,凝聚了本人的心血。
逼子格
4 个月前
面试
·
职场和发展
·
硬件工程师
·
数字电路
·
模拟电路
·
电路原理
硬件工程师笔面试真题汇总
目录1、电阻1)上拉电阻的作用2)PTC热敏电阻作为电源电路保险丝的工作原理2、电容1)电容的特性2) 电容的特性曲线
TENET-
5 个月前
嵌入式
·
数字电路
·
计算机组成原理
计算机组成原理
1. 冯诺依曼模型1.1 四个子系统1.2 存储程序概念1.3 指令的顺序执行2. 计算机组成部件3. 中央处理单元CPU
TENET-
5 个月前
嵌入式
·
数字电路
·
计算机组成原理
计算机组成原理——寄存器
1. 寄存器2. 带寄存器的加法器3. 时钟信号与计算速度上一篇D触发器可以在时钟上沿存储1位数据。如果想存储多个位(bit)的数据,就需要用多个D触发器并联实现,这种电路称之为寄存器。
YprgDay
5 个月前
fpga开发
·
数字电路
·
锁存器
锁存器(Latch)的产生与特点
Latch 其实就是锁存器,是一种在异步电路系统中,对输入信号电平敏感的单元,用来存储信息。锁存器在数据未锁存时,输出端的信号随输入信号变化,就像信号通过一个缓冲器,一旦锁存信号有效,则数据被锁存,输入信号不起作用。因此,锁存器也被称为透明锁存器,指的是不锁存时输出对于输入是透明的。
今天也很爱学习
6 个月前
单片机
·
嵌入式硬件
·
学习
·
fpga开发
·
数字电路
更适合工程师和研究僧的FPGA专项培训课程
各位编程精英er~社区打造的FPGA工程师培训班上线后,有不少同学后台私信询问:“能不能出个那种专门针对某个知识点的课程呢?我想针对自己的薄弱点深入学习。”
视觉&物联智能
7 个月前
笔记
·
单片机
·
嵌入式硬件
·
物联网
·
嵌入式
·
数字逻辑
·
数字电路
【电路笔记】-数字逻辑门总结
我们还看到,数字逻辑门具有与其相反或互补的形式,分别为“与非门”、“或非门”和“缓冲器”,并且这些单独的门中的任何一个都可以连接在一起以形成更复杂的组合逻辑电路 。
嵌入式小李
9 个月前
数字电路
·
multisim
·
速度码表
电路设计(26)——速度表的multisim仿真
设计一款电路,能够实时显示当前速度。 用输入信号模拟行驶的汽车,信号频率的1hz代表汽车速度的1m/s。最后速度显示,以km/h为单位。
嵌入式小李
1 年前
数字电路
·
模拟电路
·
窗口比较器
·
multism仿真
电路设计(7)——窗口比较器的multism仿真
构建一个窗口比较器的电路,在输入电压大于3.5v,小于0.8v时,蜂鸣器报警,输入电压在0.8v到3.5v之间时,不报警。
呵呵哒( ̄▽ ̄)"
1 年前
c++
·
数字电路
·
模5加法器
·
真值表
·
状态转换
leetCode 137. 只出现一次的数字 II(拓展篇) + 模5加法器 + 真值表(数字电路)
leetCode 137. 只出现一次的数字 II 有其他的题解可看我的往期文章:leetCode 137. 只出现一次的数字 II + 位运算 + 模3加法器 + 真值表(数字电路) + 有限状态机-CSDN博客https://blog.csdn.net/weixin_41987016/article/details/134138112?spm=1001.2014.3001.5501
wniuniu_
1 年前
数字电路
数字电路与逻辑设计之 设计电路 之无反变量
Briwisdom
1 年前
触发器
·
数字电路
·
锁存器
·
或非门
数字电路中触发器/锁存器的简单理解,与电路结构
数字逻辑电路系统包含组合逻辑和时序逻辑。组合逻辑用来实现与状态无关的门电路,比如算法的实现函数,无反馈,无记忆;时序逻辑则主要用来同步电路的各个状态,有反馈,有记忆,如触发器,寄存器。 组合逻辑计算出来的值由时序逻辑保存下来,经过同步时钟(Clock)来控制逻辑值的传递。
littlebamboo小竹子
1 年前
数字电路
·
计算机体系结构
国科大体系结构习题 | 第三章 二进制与逻辑电路
Q1: A1:(1) 原码: [ − ( 2 63 − 1 , 2 63 − 1 ] [-(2^{63}-1,2^{63}-1] [−(263−1,263−1] 补码: [ − ( 2 63 , 2 63 − 1 ] [-(2^{63},2^{63}-1] [−(263,263−1] 补充: A2: − 2 31 -2^{31} −231 【方法–将非符号位取反,末位+1,再根据符号位得到机器数】 补码补充: Q2: A2:
小超电子笔记
1 年前
嵌入式硬件
·
电子电路
·
电容
·
模拟电子
·
数字电路
【电子电路】电容的工作原理、分类及几大用途
在电子电路中,电容是很重要的元器件之一。甚至全球的电子元器件产品中有百分之40以上是电容。基本上所有的电子设备中都能找到电容的身影,设想一下如果没有电容该是多么可怕的一件事。那么电容究竟是什么?电容(Capacitance)亦称作“电容量”,是指在给定电位差下自由电荷的储藏量,记为C,国际单位是法拉(F)。一般来说,电荷在电场中会受力而移动,当导体之间有了介质,则阻碍了电荷移动而使得电荷累积在导体上,造成电荷的累积储存,储存的电荷量则称为电容(引自百度百科)。电容就像三明治一样,上下两层中间夹心,即上下两