第1章 微型计算机概述
1.微型计算机的硬件系统包括___A _____。
A.控制器、运算器、存储器和输入输出设备 B.控制器、主机、键盘和显示器 C.主机、电源、CPU和输入输出 D.CPU、键盘、显示器和打印机
2.微处理器内部的控制器是由___B_____组成。
A.寄存器阵列 B.指令寄存器、指令译码器
C.ALU与内存 D.ALU与寄存器
3.若把组成计算机中的运算器和控制器集成在一块芯片上成为__C___。
A.微型计算机 B.单片机 C.微处理器 D.单板机
4.CPU是由__D___组成的。
A.内存储器和控制器 B.控制器和运算器
C.内存储器和运算器 D.内存储器、控制器和运算器
5.中央处理器英文缩写是____B____。
A.MP B.CPU C.CU D.ALU
6.微型计算机各部件之间是用__A___连接起来的。
A.系统总线 B.AB C.CB D.DB
7.通常计算机系统中的外围设备是指__A___。
A.外存储器、输入设备、输出设备 B.外存储器、输入设备
C.外存储器、输出设备 D.输入设备、输出设备
8.8086是__C___。
A.单片机 B.单板机 C.微处理器 D.微机系统
9.微型计算机是以___B____为核心部件。
A.寄存器 B.微处理器 C.逻辑部件 D.控制部件
10.微型计算机系统的以___C___为主体。
A.系统软件 B.外部设备 C.微型计算机 D.操作系统
11.目前微型机系统上广泛使用的光电鼠标是一种__A____ 。
A.输入设备 B.输出设备 C.输入输出设备 D.显示设备组成之一
12.计算机系统总线中,用于传送读、写信号的是____C_____。
A.地址总线 B.数据总线 C.控制总线 D.以上都不对
13.不属于微机应用特点的是____D____。
A.轻便、功耗低 B.性能可靠 C.结构灵活适宜性好 D.应用面窄
14.不属于微型计算机的主要性能指标的是___C_____。
A.CPU的位数 B.CPU的主频
C.Cache的容量和速度 D.主存的容量和速度
【解析】微型计算机的主要性能指标有字长,内存容量,存取周期,运算速度和主频。
- 关于地址总线,说法正确的是___C_____。
A.地址总线是双向的
B.16位地址总线对应的最大内存容量为64KB
C. 地址总线可以传送地址信息,还可以传送部分控制信号
D.地址总线的宽度一定和CPU的字长一致
- 关于数据总线,说法不正确的是____B____。
A.数据总线是双向的
B.数据总线的宽度一定和CPU的字长一致
C. 数据总线上传送的可以是指令代码、状态量、控制量
D. 8086CPU的数据总线是16位
关于数据总线,不正确的说法是:
B.数据总线的宽度一定和CPU的字长一致。
数据总线的宽度不一定与 CPU 的字长完全一致。字长是指 CPU 一次能处理的数据位数,而数据总线是用于传输数据的物理连接,其宽度可能大于或小于 CPU 的字长。特定系统中,数据总线可能会被设计成与 CPU 的字长相同,但这并不是绝对规定。
17.微机中地址总线的作用是________。
A.用于选择存储器单元
B.用于选择进行信息传输的设备
C.用于指定存储器单元和I/O接口设备单元的选择地址
D.以上都不对
第2章 16位和32位微处理器
1.当8086CPU的INTR="1"时,且中断允许位IF="1",则CPU完成_C____后,响应该中断请求,进行中断处理。
A.当前时钟周期 B.当前总线周期 C.当前指令周期 D.下一个指令周期
2.CPU的ALU主要完成_D_
A.地址指针的变换 B.中断管理
C.产生各种时序 D.算术,逻辑运算及移动操作
3.8086/8088微机处理器的内部(C ),只负责指令的译码和执行.
A.ALU B.BIU C.EU D.IEU
4.8086CPU是__B___CPU。
A.8位 B.16位 C.32位 D.64位
5.8086微处理器中的SS是( C )寄存器。
A、代码段 B、数据段 C、堆栈段 D、附加段
6.在读总线周期中,CPU 从数据总线上读取数据是在_B____。
A.T4 状态的下降沿 B.T4状态的上升沿
C.T3状态的下降沿 D.T3状态的上升沿
7.当微处理器发出地址信息后,当__A__后,通知接口芯片,片选信号CE已稳定,输入口已与数据总线接通,微处理器可以进行操作。
A.RD有效, M/IO=L B.RD有效, M/IO=H
C.WR有效,M/IO =L D.WR有效, M/IO=H
8.8086采用了地址线与数据线分时复用方式,与此方式有关的控制信号是_B__。
A.DEN B.ALE C.DT/R D.HLDA
9.8086/8088管脚AD15~AD0的意思是( B ).
A.系统时钟信号 B.地址/数据复用线
C.地址锁存信号 D.地址/状态复用线
10.8086CPU在进行I/O写操作时,M/IO和DT/R必须是_B____。
A.L,L B.L,H C.H,L D.H,H
11.中断向量表存放在存储器的_B____中。
A.FFCOOH~FFFFFH
B.00000H~0003FFH
C.EECOOH~FFFFFH D.EEBFFH~FFFFFH
12.8086/8088的中断是向量中断,其中断服务的入口地址是由__D___提供。
A.外设中断源
B.CPU的中断逻辑电路
C.中断控制器读回中断类型号左移2位
D.中断类型号指向的中断向量表中读出
13.有一8086系统的中断向量表,在0000H:003CH单元开始依次存放34H、FEH、00H和F0H四个字节,该向量对应的中断类型码和中断服务程序的入口地址分别为_C___。
A.0EH,34FEH:00F0H B.0EH,F000H:FE34H
C.0FH,F000H:FE34H D.0FH,00F0H:34FEH
14.微型计算机中的运算器,将运算结果的一些特征标志寄存在_D____中。
A.SP B.IP C.AX D.FR
15.指令队列的作用__D___
A.暂存操作数地址 B.暂存操作数
C.暂存指令地址 D.暂存预取指令
16.8086CPU经过电复位后,执行第一指令的地址是__D___
A.FFFFH B.03FFFH C.0FFFFH D.FFFF0H
17.RESET信号有效后,8086CPU执行的第一条指令地址为__C____
A.00000H B.FFFFFH C.FFFF0H D.0FFFFH
18.当RESET信号进入高电平状态时,将使8086CPU的++++D++++寄存器初始化为FFFFH。
A.SS B.DS C.ES D.CS
19.当8086访问存储器0010:4000单元时,其物理地址为++++A++++ 。
A.04100H B.40010H C.10400H D.01040H
20.8086有两种工作模式,既最小工作模式和最大工作模式,它由___A___决定。
A.MN/MX* B.HOLD C.INTR D.ALE
21.8086CPU寻址I/O端口最多使用( D )条地址线。
A.8 B.10 C.12 D.16
22.8086微处理器可寻址访问的最大I/O空间为_B____
A.1K B.64K C.640K D.1M
23.8086的内存空间和I/O空间是( A)。
A、单独编址的,分别是1MB和64KB B、单独编址的,都是1MB
C、统一编址的,都是64KB D、统一编址的,都是1MB
24.CPU响应中断的时间是++++_A++++ 。
A.一条指令程序结束 B.外设提出中断 C.取指周期结束D.程序执行结束
25.CPU响应INTR引脚上来的中断请求的条件之一是_B__。
A.IF=0 B.IF=1 C.TF=0 D.TF=1
26.8086CPU响应外部中断NMI和INTR时,相同的必要条件是___B___.
A.允许中断 B.当前指令执行结束
C.总线空闲 D.当前访问内存操作结束
27.断点中断的中断类型码是___C___。
A.1 B.2 C.3 D.4
28.在PC/XT机中键盘的中断类型码是09H,则键盘中断矢量存储在__B____ 。
A.36H~39H B.24H ~ 27H C.18H~21H D.18H~1BH
29.8086CPU工作在总线请求方式时,会让出_C__ 。
A.地址总线 B.数据总线
C.地址和数据总线 D.地址、数据和控制总线
30.8086CPU在执行IN AL,DX指令时,DX寄存器的内容输出到 A__ 上。
A.地址总线 B.数据总线 C.存储器 D.寄存器
31.CPU在数据线上传输的信息可能是 D_。
A. 数据 B.状态 C.命令 D.以上都是
32.下列哪个不是内部中断?++++C++++
A.执行DIV时,除数为0或商超出了寄存器范围
B.8086指令系统中的中断指令INT n
C.中断请求线INTR
D.单步执行
33.8086 CPU的NMI引脚上输入的信号是( B)。
A、可屏蔽中断请求 B、非屏蔽中断请求
C、中断响应 D、总线请求
34.8086CPU对中断请求响应优先级最低的请求是( C )
A.NMI B.INTR C.单步中断 D.INTO
35.在8086CPU的标志寄存器中,控制标志位占( A )
A.3位 B.9位 C.4位 D.16位
36.堆栈的工作方式是( D )
A.先进先出 B.随机读写
C.只能读出不能写入 D.后进先出
37.8086CPU与慢速的存储器或I/O接口之间,为了使传送速度能匹配,有时需要在____C___状态之间插入若干个等待周期TW。
A.T1和T2 B.T2和T3 C.T3和T4 D.随机
38.在读总线周期中,CPU 从数据总线上读取数据是在_D____。
A.T3 状态 B.T4状态
C.T2状态 D.T4状态和前一个状态交界的下降沿
39.8086CPU访问I/O设备,实际上是访问__A_______.
A.端口 B.接口 C.总线 D.内存
40.8086/8088 读/写总线周期,微处理器是在__C__时刻采样READY信号 ,以便决 定是否插入Tw .
A.T2 B.T3 C.T3 下降沿 D. T2 上升沿
41.关于8086 最大工作模式的特点描述正确的是___A_____.
A.需要总线控制器8288 B.适用于单一处理机系统
C.由编程进行模式设定 D. 所有控制信号由8086提供
42.8086 最小工作模式和最大工作模式的主要差别是__D________.
A.地址总线的位数不同 B.I/O 端口数不同
C.数据总线位数不同 D**.单处理器与多处理器的不同**
43.PC 机中地址总线的作用是___C_______.
A.用于选择存储器单元 B.用于选择进行信息传输的设备
C.用于给存储器单元和I/O 设备接口电路的选择地址
D.以上都不正确
44.8086系统中,用IRET指令结束中断服务程序后,标志IF的值是___C___.
A. 肯定等于1 B. 肯定等于0
C. 不确定 D. 按设置,可以是1或者0
45.执行8086的IRET中断返回指令后,将从堆栈中弹出___C_____字节数据,存入相应的寄存器.
A. 2个 B. 4个 C. 6个 D. 8个
46.8086的中断向量表中存放的是__B_。
A. 中断类型号 B. 中断服务程序入口地址
C. 断点地址 D. 中断向量地址
47.为了可以实现中断嵌套,在8086 系统的中断服务程序中,需要写一条_D_。
A. CLC指令 B. STC指令
C. CLI指令 D. STI指令(开中断 )
48.8086/88CPU在响应中断时要执行( B )个中断响应周期 。
A.1个 B.2个 C.3个 D.4个
49.以下和中断有关的操作中,必须由CPU自动完成的是++++A++++。.
A. 保存断点地址 B. 恢复断点地址
C. 保存断点地址和恢复断点地址
D. 保存断点地址,恢复断点地址和保存标志寄存器
50.中断系统可以实现中断嵌套,其最主要的原因是______C____.
A. 通过堆栈保护断点 B. 可以通过指令来开中断
C. 具有中断优先级管理机制 D. 使用硬件中断控制器
51.在8086系统中,一个中断类型号为0DBH的中断服务子程序入口地址是8100H:1234H,这个地址在中断向量表中连续4个存储单元存放的内容依次为_____C______.
A.81H,00H,12H,34H B.00H,81H,34H,12H
C. 34H,12H,00H,81H D.12H,34H,81H,00H
52.8086的以下各种中断中,需要硬件提供中断类型号的只有_D_。
A.INTO B.INT n
C. NMI D.INTR
53.对于8086的软件中断,以下说法中正确的是_D_。
A. 所有软件中断的优先级都是相同的
B. 所有软件中断的优先级都可以任意设置
C. 优先级有差别,可以调整
D. 优先级有差别,不可以调整
54.下列哪些不是80386的工作方式( C )。
A、实方式 B、保护方式 C、流水式D、虚拟8086方式
1.当8086CPU的INTR="1"时,且中断允许位IF="1",则CPU完成_____后,响应该中断请求,进行中断处理。
A. 当前时钟周期 B.当前总线周期
C. 当前指令周期 D.下一个指令周期
2.CPU的ALU主要完成_____。
A.地址指针的变换 B.中断管理
C.产生各种时序 D.算术,逻辑运算及移动操作
3.8086/8088微机处理器的内部_____,只负责指令的译码和执行。
A.ALU B.BIU C.EU D.IEU
4.8086/8088微机处理器的内部_____,只负责与存储器、I/O端口传送数据。
A.ALU B.BIU C.EU D.IEU
5.8086CPU是_____CPU。
A.8位 B.16位 C.32位 D.64位
6.8086微处理器中的SS是_______寄存器。
7.A.代码段 B.数据段 C.堆栈段 D.附加段
8.由CS和IP的内容表示的是_________。
9.A.可执行代码的长度 B.代码段的首地址
10.C.当前正在执行的指令的段地址和偏移地址
11.D.下一条待执行的指令的段地址和偏移地址
12.8086总线周期时序中,锁存地址是在_________状态。
13.A.T1 B.T2 C.T3 D.T4
14.8088的分时复用的数据/地址的宽度为______。
- A.16 B.20 C.8 D.4
16.8086采用了地址线与数据线分时复用方式,与此方式有关的控制信号是_____。
A.INTR B.ALE C.DT/R D.HLDA
17.8086/8088管脚AD15~AD0的意思是______。
18.A.系统时钟信号 B.地址/数据复用线
19.C.地址锁存信号 D.地址/状态复用线
20.当微处理器发出地址信息后,当_____后,通知接口芯片,片选信号CE已稳定,输入口已与数据总线接通,微处理器可以进行操作。
A.RD*有效,M/IO*=L B.RD*有效, M/IO*=H
C.WR*有效,M/IO*=L D.WR*有效, M/IO*=H
21.8086CPU在进行I/O写操作时,M/IO*和DT/R*必须是_____。
A.L,L B.L,H C.H,L D.H,H
22.中断向量表存放在存储器的_____中。
A.FFCOOH~FFFFFH B.00000H~0003FFH
C.EECOOH~FFFFFH D.EEBFFH~FFFFFH
23.8086/8088的中断是向量中断,其中断服务的入口地址是由_____提供。
A.外设中断源
B.CPU的中断逻辑电路
C.以中断控制器读回中断类型号左移2位
D.由中断类型号指向的中断向量表中读出
24.有一8086系统的中断向量表,在0000H:003CH单元开始依次存放34H、FEH、00H和F0H四个字节,该向量对应的中断类型码和中断服务程序的入口地址分别为__C__。
A.0EH,34FEH:00F0H B.0EH,F000H:FE34H
C.0FH,F000H:FE34H D.0FH,00F0H:34FEH
根据提供的中断向量表,在0000H:003CH单元开始的四个字节依次存放34H、FEH、00H和F0H,这代表的中断类型码和中断服务程序的入口地址应该是:
C. 0FH,F000H:FE34H
0FH 中断类型码对应的入口地址为 F000H:FE34H,这通常是系统中对应于系统重启或者系统关机的中断类型。而0EH 中断类型码通常对应键盘相关的中断,所以根据给出的向量表内容,不适合将其与 0EH 中断类型码相关联。
25.微型计算机中的运算器,将运算结果的一些特征标志寄存在_____中。
A.SP B.IP C.AX D.FR
26.指令队列的作用_____
A.暂存操作数地址 B.暂存操作数
C.暂存指令地址 D.暂存预取指令
27.8086/8088的复位信号至少维持_____个时钟周期的高电平有效。
- A.1 B.2 C.3 D.4
29.RESET信号有效后,8086CPU执行的第一条指令地址为______
A.00000H B.FFFFFH C.FFFF0H D.0FFFFH
30.当RESET信号进入高电平状态时,将使8086CPU的___D____寄存器初始化为FFFFH。
A.SS B.DS C.ES D.CS
31.当8086访问存储器0010:4000单元时,其物理地址为__A___
A.04100H B.40010H C.10400H D.01040H
对于8086处理器,当它访问存储器时,物理地址计算方式为:
物理地址 = 段地址 × 16 + 偏移地址
给定的段地址是0010H,偏移地址是4000H
32.8086有两种工作模式,既最小工作模式和最大工作模式,它由______决定。
A.MN/MX* B.HOLD C.INTR D.ALE
33.8086CPU寻址I/O端口使用______条地址线。
A.8 B.10 C.12 D.16
34.8086微处理器可寻址访问的最大I/O空间为_____
A.1K B.64K C.640K D.1M
35.8086的内存空间和I/O空间是( )。
36.A.单独编址的,分别是1MB和64KB B.单独编址的,都是1MB
37.C.统一编址的,都是64KB D.统一编址的,都是1MB
38.CPU响应中断的时间是_____
A.一条指令执行结束 B.外设提出中断 C.取指周期结束
39.CPU响应INTR引脚上来的中断请求的条件之一是________。
A.IF=0 B.IF=1 C.TF=0 D.TF=1
40.受CLI和STI 指令控制的中断是_______。
A.NMI B.INTR C.INT n D.单步中断
41.8086CPU响应外部中断NMI和INTR时,相同的必要条件是______.
A.允许中断 B.当前指令执行结束
C.总线空闲 D.当前访问内存操作结束
42.断点中断的中断类型码是________。
A.1 B.2 C.3 D.4
43.在PC/XT机中键盘的中断类型码是09H,则键盘中断矢量存储在______ 。
A.36H~39H B.24H~27H C.18H~21H D.18H~1BH
44.8086CPU工作在总线请求方式时,会让出___ 。
A.地址总线 B.数据总线
C.地址和数据总线 D.地址、数据和控制总线
45.8086CPU在执行IN AL,DX指令时,DX寄存器的内容输出到 ____ 上。
A.地址总线 B.数据总线 C.存储器 D.寄存器
46.CPU在数据线上传输的信息可能是 _____。
A. 数据 B.状态 C.命令 D.以上都是
47.下列哪个不是内部中断?_____。
A.执行DIV时,除数为0或商超出了寄存器范围
B.8086指令系统中的中断指令INT n
C.中断请求线INTR
D.单步执行
48.8086 CPU的NMI引脚上输入的信号是_____。
49.A.可屏蔽中断请求 B.非屏蔽中断请求
50.C.中断响应 D.总线请求
51.在PC/XT中,NMI中断的中断矢量在中断矢量表中的位置 _____。
-
A.是由程序指定的 B.是由DOS自动分配的
-
C.固定在08H开始的4个字节中 D.固定在中断矢量表的表首
54.8086CPU对中断请求响应优先级最低的请求是_____。
A.NMI B.INTR C.单步中断 D.INTO
55.在8086CPU的标志寄存器中,控制标志位占_____。
- A.3位 B.9位 C.4位 D.16位
57.8086CPU与慢速的存储器或I/O接口之间,为了使传送速度能匹配,有时需要在_______状态之间插入若干个等待周期TW。
A.T1和T2 B.T2和T3 C.T3和T4 D.随机
58.在读总线周期中,CPU 从数据总线上读取数据是在_____。
59.A.T3 状态 B.T4状态
60.C.T2状态 D.T4状态和前一个状态交界的下降沿
61.8086CPU访问I/O设备,实际上是访问_________.
A.端口 B.接口 C.总线 D.内存
62.8086/8088 读/写总线周期,微处理器是在________时刻采样READY信号,以便决定是否插入Tw .
- A.T2 B.T3 C.T3 下降沿 D. T2 上升沿
64.关于8086 最大工作模式的特点描述正确的是________.
A.需要总线控制器8288 B.适用于单一处理机系统
C.由编程进行模式设定 D. 所有控制信号由8086提供
65.8086 最小工作模式和最大工作模式的主要差别是__________.
A.地址总线的位数不同 B.I/O 端口数不同
C.数据总线位数不同 D.单处理器与多处理器的不同
66.8086最大模式的特点是________ 。
67.A.M/IO引脚可直接引用 B.由编程进行模式设定
68.C.需要总线控制器8288 D. 适用于单一处理机系统
69.PC 机中地址总线的作用是__________.
A.用于选择存储器单元 B.用于选择进行信息传输的设备
C.用于给存储器单元和I/O 设备接口电路的选择地址
D.以上都不正确
70.8086系统中,用IRET指令结束可屏蔽的中断服务程序后,标志IF的值是____ ______.
A. 肯定等于1 B. 肯定等于0
C. 不确定 D. 按设置,可以是1或者0
71.执行8086的IRET中断返回指令后,将从堆栈中弹出________字节数据,存 入相应的寄存器.
A. 2个 B. 4个 C. 6个 D. 8个
72.8086的中断向量表中存放的是__________.
A. 中断类型号 B. 中断服务程序入口地址
C. 断点地址 D. 中断向量地址
73.为了可以实现中断嵌套,在8086 系统的中断服务程序中,需要写一条_________.
A. CLC指令 B. STC指令
C. CLI指令 D. STI指令
74.8086在响应中断请求时()
A. INTA输出一个负脉冲,将中断类型码从AD0-AD7读入
B. INTA输出两个负脉冲,在第一个负脉冲时读入中断类型码
C.INTA输出一个负脉冲,再进行一次IO读周期,读取中断类型码
D.INTA输出两个负脉冲,在第二个负脉冲时读入中断类型码
75.8086/88CPU在响应中断时要执行( )个中断响应周期。
76.A.1个 B.2个 C.3个 D.4个
77.以下和中断有关的操作中,必须由CPU自动完成的是___ _______.
A. 保存断点地址 B. 恢复断点地址
C. 保存断点地址和恢复断点地址
D. 保存断点地址,恢复断点地址和保存标志寄存器
78.中断系统可以实现中断嵌套,其最主要的原因是___________.
A. 通过堆栈保护断点 B. 可以通过指令来开中断
C. 具有中断优先级管理机制 D. 使用硬件中断控制器
79.在8086系统中,一个中断类型号为0DBH的中断服务子程序入口地址是8100H:1234H,这个地址在中断向量表中连续4个存储单元存放的内容依次为_________.
A.81H,00H,12H,34H B.00H,81H,34H,12H
C. 34H,12H,00H,81H D.12H,34H,81H,00H
80.8086的以下各种中断中,需要硬件提供中断类型号的只有________.
A.INTO B.INT n
C. NMI D.INTR
81.对于8086的软件中断,以下说法中正确的是_____.
A. 所有软件中断的优先级都是相同的
B. 所有软件中断的优先级都可以任意设置
C. 优先级有差别,可以调整
D. 优先级有差别,不可以调整
82.下列哪些不是80386的工作方式( )。
A.实方式 B.保护方式 C.流水式 D.虚拟8086方式
83.8086/8088指令OUT 80H,AL表示 ( )
A. 将80H送给AL B.将80H端口的内容送给AL
C. 将AL的内容送给80H端口 D.将AL内容送给80H内存单元
84.8086执行指令OUT 80H,AL时,( )
A. IORC*为有效电平,即低电平 B. IOWC*为有效电平,即低电平
C. MRDC*为有效电平,即低电平 D. MRDW*为有效电平,即低电平
85.8086CPU中,不包含________段寄存器。
A.CS B.DS C. SS D.FS
86.关于8086 最小工作模式的特点描述不正确的是________.
A.所有控制信号由8086提供 B.系统中只有一个8086微处理器
C.MN/MX*引脚接地 D.地址/数据复用引脚为16位
87.当8086CPU和奇地址单元交换一个字节数据时,________.
A.AD0为0,BHE*为0 B.AD0为0,BHE*为1
C. AD0为1,BHE*为0 D. AD0为1,BHE*为1
88.8086CPU为最小模式,当总线请求部件要求占用总线时,发出________.
A.HOLD B.HLDA C.INTR D.INTA
89.当总线请求部件受到________信号后,就获得了总线控制权。
A.HOLD B.HLDA C.INTR D.INTA
90.在总线请求部件控制总线时期,HOLD和HLDA都保持________。
A.低电平 B.高电平 C.高阻态 D.不变
91.当总线占用部件用完总线后,HOLD变为低电平,于是CPU又重新控制总线,并使HLDA变为________。
A.低电平 B.高电平 C.高阻态 D.不变
92.8086在最小模式下的典型配置,说法正确的是________。
A.地址锁存器只需要锁存AD15~AD0和A19~A16的值
B.地址锁存器8282的STB端接8086的DEN#信号
C.MN/MX*引脚接地
D.ALE信号不能被浮空
93.8086在最小模式下的典型配置,说法不正确的是________。
A.必须配置总线收发器增强数据总线的驱动能力
B.总线收发器用DT/R#控制传输方向
C.总线收发器用DEN#作为控制信号
D.在执行IN指令时,DT/R#为低电平
- 8086在最大模式下的典型配置,说法不正确的是________。
A.必须配置8288总线控制器
B.必须配置地址锁存器
C.必须配置总线收发器增强数据总线的驱动能力
D.MN/MX*引脚接高电平
- 8086在最大模式下的典型配置,说法正确的是________。
A.8288总线控制器接收来自CPU的S3#、S2#、S1#、S0#信号
B.地址锁存器8282的STB端接8086的ALE信号
C.总线控制器发送DT/R#信号
D.8086CPU直接输出INTA#信号
96.根据下面提供的PC机内存中的数据,INT 11H中的中断服务程序的入口地址_____。
0000:0040 B3 18 8A CC 4D F8 00 F0-41 A0 38 D4 8A 04 76 F0
0000:0050 C2 D8 94 C6 ED A6 BC D2-71 83 91 A9 6B 4F 6C DD
A.CC8A:18B3 B.18B3:CC8A C.B318:8ACC D.C694:D8C2
第4章 存储器
1.某计算机的主存为3KB,则内存地址寄存器需++++C++++ 位就足够了。
A.10 B.11 C.12(4k=2*12 ) D.13
2.8086CPU系统主存储器以++++A++++为单位编址.
A.字节 B.字 C.双字 D.八字节
3.计算机的内存可采用++++A++++ 。
A.RAM和ROM B.RAM C.ROM D.磁盘
4.EPROM是指___C__
A.只读存储器 B.可编程的只读存储器
C.可檫除可编程的只读存储器 D.电可檫除只读存储器
5.可编程的只读存储器___A__
A.不一定是可改写的 B.一定是可改写的
C.一定是不可改写的
6.下面的说法中,_C____是正确的。
A.EPROM是不能改写的
B.EPROM是可改写的,所以也是一种读写存储器
C.EPROM (可擦除只读) 是可改写的,但它不能作为读写存储器
D.EPROM只能写一次
7.主存和CPU之间增加高速缓存的目的是__A___
A.解决CPU和主存之间的速度匹配问题
B. 扩大主存容量
C. 既扩大主存容量,又提高存取速度
8.PROM存储器是指++++B++++ (可擦除只读)
A.可以读写的存储器 B.可以由用户一次性写入的存储器
C.可以由用户反复多次写入的存储器 D.用户不能写入的存储器
9.某DRAM芯片,其存储容量为512K(2*19)×8位,该芯片的地址线和数据线数目为( D )。
A、8,512 B、512,8 C、18,8 D、19,8
10.使用256KB×4的存储器芯片组成1MB的存储器系统,其地址线至少需要_A____
A.20条(2*20) B. 16条 C.24条 D.12条
11.存储器是计算机系统中记忆设备,它主要用来__C___
A.存放数据 B.存放程序 C.存放数据和程序 D.存放微程
12.采用高速缓存的目的是( C )
A.提高主存速度 B.提高总线传输率
C.使CPU全速运行 D.扩大可寻址空间
13.连续启动两次叫__D____
A.存取时间 B.读周期 C.写周期 D.存取周期
14.连接到64000h-6FFFFh地址范围上的存储器是用8k×8RAM芯片构成的,该芯片要__B_片。
A.8片 B.6片 C.10片 D.12片
15.巳知DRAM2118芯片容量为16K×1位, 若组成64KB的系统存储器,则组成的芯片组数和每个芯片组的芯片数为( D )。
A.2 和 8 B. 1 和 16 C.4和 16 D.4 (4*16=64)和 8(2*8)
16.某存储器芯片有地址线13(2*13=8k)根,数据线8根,该存储器芯片的存储容量为( C )。
A.15K×8 B.32K×256 C.8K×8 D 32K×8
17.对存储器访问时,地址线有效和数据线有效的时间关系应该是_C____
A.数据线较先有效 B.二者同时有效
C.地址线较先有效 D.同时高电平
18.以下哪个器件的存取速度最快?( A )
A) CPU寄存器 B) Cache C) 主存储器 D) 辅助存储器
19.某一SRAM芯片的容量是512B×8位,除电源和接地线外,该芯片的其他引脚最少应为( D )根。
A.25 B.23 C.21 D.19
20.下列说法中正确的是( C )。
A)1KB=220B B)1TB=220B
C)1MB=2 20 B D)1GB=220B
21.有一SRAM芯片,地址线为A0~A15,数据线为D0~D7,则该芯片的存储容量为( D )
A.8KB B.16KB C.32KB D.64KB (2*16)
22.存储器在计算机中的主要作用是( C )
A.只存放程序 B.只存放数据 C.存放程序和数据 D.只存放指令代码
23.段式虚拟存储管理方式是将用户程序按( A )分为若干段.
A.逻辑结构 B.模块 C.划分 D.虚拟结构
24.综合段式和页式虚拟存储器的优点,许多微机用( B )虚拟存储管理方式。
A.程序 B.段页式 C.分段 D.页划分
25.如果把未用高位地址的一部分进行译码产生片选信号这种方法称为 ( C )法.
A.全译码法 B.线选法 C.部分译码
26.主存容量为1MB,划分成2048页,每页( D )。
A.64B B.128B C.256B D.512B
27.CPU访问主存储器时,先到Cache中访问,若找到所要的内容称( C ).
A.局部 B.不命中 C. 命中 D.替换
28.某种函数把主存地址映射到Cache中定位,称做( D )。
A.直接映象 B.全相联映象 C.组织联映象 D.地址映象
29.每个主存地址映射到Cache中一个指定地址方式称做( A )。
A.直接映象 B.全相联映象 C.组织联映象 D.地址映象
30.主存的每一个而可以映射到CACHE的任何一个页位置,这样方式称为(B)。
A.直接映象 B.全相联映象 C.组织联映象 D.地址映象
31.以下哪个不是产生存储器片选信号的方法( D ).
A.线选法 B.部分译码法 C.全译码法 D.字节扩充法
32.存放的信息不会因断电而丢失,又可以称为( A )。
A.非易失性存储器 B.随机存取存储器
C.只读存储器 D.半导体存储器
1.使用256KB×4的存储器芯片组成1MB的存储器系统,其地址线至少需要_____。
A.20条 B. 16条 C.24条 D.12条
2.存储器是计算机系统中记忆设备,它主要用来_____。
A.存放数据 B.存放程序 C.存放数据和程序 D.存放微程序
3.以下哪个不是产生存储器片选信号的方法________。
A.线选法 B.部分译码法 C.全译码法 D.字节扩充法
4.某计算机的主存为3KB,则内存地址寄存器需_____位就足够了。
A.10 B.11 C.12 D.13
5.8086CPU系统主存储器以______为单位编址。
A.字节 B.字 C.双字 D.八字节
6.计算机的内存可采用_____。
A.RAM和ROM B.RAM C.ROM D.磁盘
7.EPROM是指_____。
A.只读存储器 B.可编程的只读存储器
C.可檫除可编程的只读存储器 D.电可檫除只读存储器
8.可编程的只读存储器_____。
A.不一定是可改写的 B.一定是可改写的
C.一定是不可改写的 D、 不一定是可读的
9.下面的说法中,_____是正确的。
A.EPROM是不能改写的
B.EPROM是可改写的,所以也是一种读写存储器
C.EPROM是可改写的,但它不能作为读写存储器
D.EPROM只能写一次
10.PROM存储器是指_____。
A.可以读写的存储器 B.可以由用户一次性写入的存储器
C.可以由用户反复多次写入的存储器 D.用户不能写入的存储器
11.某DRAM芯片,其存储容量为512K×8位,该芯片的地址线和数据线数目为( D )。
A.8,512 B.512,8 C.18,8 D.19,8
13.采用高速缓存的目的是______。
A.提高主存速度 B.提高总线传输率
C.使CPU全速运行 D.扩大可寻址空间
16.连续启动两次独立的存储器操作之间的最小间隔叫___D___。
A.存取时间 B.读周期 C.写周期 D.存取周期
17.连接到64000h-6FFFFh地址范围上的存储器是用8k×8RAM芯片构成的,该芯片要___B___片。
A.8片 B.6片 C.10片 D.12片
1000h为4k的地址 空间,而64000到 6ffff有12 个4k的 空间,对于8kx8的 ram的 话,有6片就够了
18.巳知DRAM2118芯片容量为16K×1位, 若组成64KB的系统存储器,则组成的芯片组数和每个芯片组的芯片数为____D__。
A.2 和 8 B. 1 和 16 C.4和 16 D.4 和 8
16K*1*8=16KB
64KB/16KB=4
需要4组每组8个共32个
21.某存储器芯片有地址线13根,数据线8根,该存储器芯片的存储容量为______。
A. 15K×8 B. 32K×256 C. 8K×8 D. 32K×8
22.对存储器访问时,地址线有效和数据线有效的时间关系应该是_____。
23.A.数据线较先有效 B.二者同时有效
24.C.地址线较先有效 D.同时高电平
25.以下哪个器件的存取速度最快?______。
26.A) CPU寄存器 B) Cache C) 主存储器 D) 辅助存储器
27.某一SRAM芯片的容量是512×8位,除电源和接地线外,该芯片的其他引脚最少应为______根。
28.A.25 B.23 C.21 D.19
除电源和接地端外该芯片引线的最少数目是19根。容量是512,512是2的9次方,需要地址线9根,8位则意味着有8根数据线,芯片还需要1根片选线,1根读写线,一共是19根。
29.下列说法中正确的是______。
A)1KB=220B B)1TB=220B
C)1MB=220B D)1GB=220B
32.有一SRAM芯片,地址线为A0~A15,数据线为D0~D7,则该芯片的存储容量为( )
A.8KB B.16KB C.32KB D.64KB
33.存储器在计算机中的主要作用是______。
A.只存放程序 B.只存放数据 C.存放程序和数据 D.只存放指令代码
34.存放的信息不会因断电而丢失,又可以称为______。
A.非易失性存储器 B.随机存取存储器
C.只读存储器 D.半导体存储器
35.若256KB的RAM具有8条数据线,则它具有_________地址线。
A.8 B.12 C.18 D.20
36.与外存相比,内存的特点是__________。
A.容量小、速度快、成本高 B.容量小、速度快、成本低
C.容量大、速度快、成本高 D.容量大、速度慢、成本低
37.以下________存储器片选信号的方法不会有地址重叠的问题。
A.线选法 B.部分译码法 C.全译码法 D.混合译码法
38.在存储器的层次化总体结构中,通常将使用最频繁的程序和数据存放在_______。
A. 辅助存储器 B. 内部存储器 C. Cache D. 以上都不是
39.现在使用32K×8b的EPROM芯片27C256组成32K×32b的EPROM子系统。下列哪个说法是错误的_____________。
A. 采用4个27C256芯片
B. 所有27C256芯片的地址信号A14~A0连在一起
C. 所有27C256芯片的芯片允许信号CE#连在一起
D. 所有27C256芯片的数据线O7~O0连在一起
40.现在使用32K×8b的EPROM芯片27C256组成64K×8b的EPROM子系统。下列哪个说法是错误的_____________。
A. 采用2个27C256芯片
B. 所有27C256芯片的地址信号A14~A0连在一起
C. 所有27C256芯片的芯片允许信号CE#连在一起
D. 所有27C256芯片的数据线O7~O0连在一起
41.以下哪个器件的存取速度最快?______。
A. 硬盘 B. Cache C. DRAM D. ROM
第5章 微型计算机和外设的数据传输
1.通常外设接口中,往往有___C__端口才能满足和协调外设工作要求。
A.数据 B.数据、控制 C.数据、控制、状态 D.控制、缓冲
2.在主机与 外围设备 进行数据交换时,为解决两者之间的同步与协调、数据格式转换等问题,必须要引入__C____.
A.数据缓冲寄存器 B.I/O总线 C.I/O接口 D.串并移位器
3.CPU与I/O设备间传送的信号有( D )
A.控制信息 B.状态信息
C.数据信息 D.以上三种都有
4.微处理器从启动外设直到外设就绪的时间间隔内,一直执行主程序直到外设要求服务时才终止 。此种传送方式是__D__。
A.DMA B.无条件 C.查询 D.中断
5.采用条件 传送方式时,必须要有__C___。
A.中断逻辑 B.请求信号
C.状态端口 D.类型号
6.I/O与主机信息的交换采用中断方式的特点是_B_
A.CPU与设备串行工作,传送与主程序串行工
B.CPU与设备并行工作,传送与主程序串行工作
C.CPU与设备并行工作,传送与主程序并行工作
7.I/O与主机信息的交换采用DMA 方式的特点是_C____
A.CPU与设备串行工作,传送与程序串行工作
B.CPU与设备并行工作,传送与主程序串行工作
C.CPU 与设备并行工作,传送与主程序 并行 工作
D.以上说法都不对
8.当采用__A___输入操作情况 时,除非计算机等待,否则无法传送数据 给计算机
A.程序查询方式 B.中断方式 C.DMA 方式
9.在查询方式下输入/输出时,在I/O接口中设有__A___,通过它来确定I/O设备是否准备好 (条件 )。
A.状态寄存器 B.数据寄存器 C.控制寄存器
10.对于开关型设备 的控制,适合采用的I/O传送方式是( A )。
A.无条件 B.查询 C.中断 D.DMA
11.在下述几种输入/输出中,比较适宜使用DMA传送方式 的是_C_
A.磁盘输入输出操作 B.字符打印机操作
C.快速而大量的数据采集 D.数据量少而频繁的数据传送
12.CPU与外设间数据传送的控制方式有( D )
A.中断方式 B.程序控制方式
C.DMA方式 D.以上三种都是
13.在查询传送方式,CPU要对外设进行读出或写入操作前 ,必须先对外设_B_。
A.发控制命令 B.进行状态检测
C.发I/O端口地址 D.发读/写命令
14.在计算机与外设之间传送数据时,占用CPU时间最长 的传送方式是( A )。
A.查询 B.中断 C.DMA D.IO处理机
15.采用中断 方式为外部设备服务的优点包括____C_______.
A. 提供可靠的数据传输服务和简化硬件接口
B. 提高CPU的效率和提供可靠的数据传输服务
C. 提高CPU的效率和加强实时处理能力
D. 加强实时处理能力和简化硬件接口
16.地址译码器的输出 一般可为接口的( A )信号。
A.片选 B.数据输入 C.地址 D.控制
第6章 串并行通信和接口技术
1.8255A A组工作于方式2,B组工作于方式1,B口输入,设计工作方式选择控制字为 ++++A++++ 。
A. 11000110B B.00000110B
C . 10010000B D.10000110B
2.数据发送时,每个数据的移位输出是在TXC++++D++++ 实现的。
A.高电平 B.低电平 C.上升沿 D.下降沿
3.异步通信中下一个字符开始,必须以高电压变成低电压的**++++_++++** ++++A++++ ++++++++ 作为标志。
A.下降沿 B.低电平 C.负脉冲 D.正脉冲
4.8251A的C/D(---)、RD(------)、WR(------)、CS(------)为**++++_A++++** 表示微处理器向8251A 输出数据。( P207 )
A. 0100 B.0010 C.0110 D.0101
5.若8251A的C/D(---)、RD(------)、WR(------)、CS(------)为++++A++++ 表示处于高阻 状态。
A.1110 B.1010(状态) C.1100(控制) D.1000
6.8251A 的C/D(---)、RD(------)、WR(------)、CS(------)为++++A++++ 表示微处理器读8251A输入的数据。
A.0010(入) B.1010 C.0011 D.0111
7.常用总线RS ---232C 是属于++++C++++ 总线。
A.片总线 B.内总线 C.外总线 D.地址总线
8.设8225A组工作方式1,B组工作方式1,A口输出,B口输入,设计工作方式选择字为 ++++_++++ ++++C_++++ ++++。++++ (221)
A.10110110B B.00110110B
C.10100110B D.10100100B
9.8255A的PA口工作在方式2,PB口工作在方式1时,其PC端口___C__。
A用作两个4位I/O端口 B部分引脚作联络,部分引脚作I/O C全部引脚均作联络信号 D作8位I/O端口,引脚都为I/O线
10.串行异步 通信的实现,必须作到++++_C++++ 。
A.通信双方有同步时钟的传送,以实现同步
B.一块数据传送结束时,用循环冗余校验码进行校验
C.以字符为传送信息的单位,按约定配上起始位、停止位和校验位
D.块与块间用同步字符01111110隔开
11.RS-232C标准的电气特性规定逻辑"0"电平为__D___。
A.0~0.4V B.0~0.8V C.-3V~-15V D.+3V~+15V
12.若使8251A工作于内部同步,内部不复位,出现TE、OE、PE标志,复位许接收和发送,正常工作条件下,其命令指令字为++++A++++ 。(211b)
A.10010111B B.11110111B C.00111011B D.01110111B
13.输入控制发送器数据速率的时钟TXC 频率可以是数据传送波特率的++++A++++ 倍。
A.1、16、64 B1、32、64
C.16、32、64 D.16、64、128
14.8255的++++C++++ 一般用作控制或状态信息传输。
A.端口A B.端口B C.端口C D.端口C的上半部分
15.在可编程通信接口电路Intel 8251的接口信号中,有同CPU接口的,有同外部装置接口。下面四个信号中,哪个不是同CPU接口的?++++B++++
A.CLK B.(外设) RxD (208) C.DB0 D.TxRDY
16.若传送率为1200,波特率因子n=16,则收、发时钟(RxC.TxC)的频率为( B )
A. 2400Hz B.19.2KHz
C.20KHz D. 1MHz
17.8255A中即可以作数据输入、输出端口,又可提供控制信息、状态信号的端口是( C)
A.B口 B.A口
C.C口 D.以上三个端口均可以
18.8251A的方式控制字(即模式字)的作用是( D)
A.决定8251的数据格式 B.决定8251的数据格式和传送方向
C.决定8251何时收发 D.以上都不对
19.设串行异步通信的数据格式是:1位停止位,7位数据位,1位校验位,1位起始位,若传输率为2400位/秒,则每秒传输的最大字符个数为( D )
A.10个 B.110个
C.120个 D.240个
20.当8255A工作在方式1输出时,通知外设将数据取走的信号是( C )
A.ACK B.INTE
C.OBF D.IBF
21.在数据传输率相同的情况下,同步 传输率高于异步 传输速率的原因是( A )
A.附加的冗余信息量少 B.发生错误的概率小
C.字符或组成传送,间隔少 D.由于采用CRC循环码校验
22.异步 传送中,CPU了解8251A是否接收好一个字符数据 的方法是( D )
A.CPU响应8251A的中断请求
B.CPU通过查询请求信号RTS
C.CPU通过程序查询RxD接收线状态
D.CPU通过程序查询RxRDY信号状态
23.8255A引脚信号WR(------)=0, CS(------)=0,A1=1,A0=1时,表示( B )
A.CPU向数据口写数据 B.CPU向控制口送控制字
C.CPU读8255A控制口 D.无效操作
24.8255A在方式0工作时,端口A、B和C的输入输出可以有 ++++C++++ 种组合。
A.4 B.8 C.16 D.6
25.8255A能实现双向传送 功能的工作方式为++++C++++。
A.方式0 B.方式1 C.方式2 D.方式3
26.8255有三种工作方式------方式0、方式1和方式2,方式2能用于( A )
A.端口A B.端口B C.端口C D.端口A、B、C都可以
27.异步方式下,方式指令字的D1D0为01,若收发的时钟TXC、RXC为4800HZ,则输入、输出数据速率为++++B++++ 波特。
A.300 B.4800 C.2400 D.3000
28.当方式指令字的D1D0=10,TXC、RXC的频率为19.2KHZ,则相应产生的异步数据率为++++B++++波特。
A.2400 B.1200 C.4500 D.3600
29.异步串行通信中的波特率 是指( D )。
A、每秒钟传送的字符数 B、每秒钟传送的字节数
C、每秒钟传送的字数 D、每秒钟传送的二进制位数
30.数据传输率与传输距离成++++D++++ 。
A.相等 B.不相等 C.正比 D.反比
第7章 中断控制器
1.8259A要求无论采用何种触发方式,中断请求信号的高电平状态保持到___C__。
A.第二个中断响应信号INTA有效后
B.第二个中断响应信号INTA有效之前
C.第一个中断响应信号INTA有效之后
D.第一个中断响应信号INTA有效之前
2.普通结束EOI命令用于_A_方式中的中断结束。
A.完全嵌套 B.自动循环 C.特殊循环 D.特殊屏蔽
3.在正常EOI方式下中断结束命令是清除( B )中的某一位。
A.IRR B.ISR C.IMR D.程序状态字
4.初始化时8259A没有优先管理方式编辑时,由8259A自动进入++++B++++ 方式。
A.自动循环 B.完全嵌套 C.单字节 D.特殊屏蔽
5.8259A中IRR是( A )
A、中断请求寄存器 B、中断服务寄存器
C、优先级分析器 D、中断屏蔽寄存器
6.8259A中IMR是( D )
A、中断请求寄存器 B、中断服务寄存器
C、优先级分析器 D、中断屏蔽寄存器
7.8259A中ISR是( B )
A、中断请求寄存器 B、中断服务寄存器
C、优先级分析器 D、中断屏蔽寄存器
8.8259A中PR是( C )
A、中断请求寄存器 B、中断服务寄存器
C、优先级分析器 D、中断屏蔽寄存器
9.8259的OCW1------中断屏蔽字++++A++++ 设置。
A.可允许多次 B.只允许一次
C.在ICW之前 D.仅屏蔽某中断源时
10.INT 8259中断屏蔽寄存储器的作用是( B )。
A.禁止CPU响应外设的中断请求 B.禁止外设向CPU发中断请求
C.禁止软中断请求 D.禁止NMI中断请求
11.要仅禁止8259A的IR0的中断请求,则其中断屏蔽操作指令字OCW1应为( D )
A.80H B.28H C.E8H D.01H
12.若8259A工作在优先级自动循环方式,则IRQ4的中断请求被响应并且服务完毕后,优先权最高的中断源是_B_。
A.IRQ3 B.IRQ5 C.IRQ0 D.IRQ4
13.PC/XT机中若对从片8259A写入的ICW2是70H,则该8259A芯片的IRQ5的中断类型号是 C
A.70H B.73H C.75H D.77H
14.PC/XT机中若对从片8259A写入的ICW2是70H,则该8259A芯片的IRQ5的中断矢量存储的地址是___D___
A.75H B.280H C.300H D.1D4H
15.3片8259A级联起来,可管理++++D++++ 级中断。
A.24 B.22 C.20 D.16
16.要管理64级可屏蔽中断,需要级联的8259A芯片数为( D)
A.4片 B.8片
C.10片 D.9片
17.一个8259可提__B_个中断类型号
A.1 B.8 C.16 D.64
18.以下说法正确的是___B___。
A.在级联的方式下,可以在主片采用中断自动结束方式
B.在电平触发方式中,中断请求信号必须在得到响应后及时撤销
C.在级联的方式下,主片可以不设置ICW3,但从片必须设置
D.中断服务子程序发出中断结束命令,马上返回断点
19.在中断方式下,外设数据输入到内存的路径是__D____
A.外设→数据总线→内存 B.外设→数据总线→CPU→内存
C.外设→CPU→DMAC→内存 D.外设→I∕O接口→CPU→内存
20.不是中断请求的引入方式的是( D )。
A、电平触发 B、边沿触发方式
C、查询方式 D、手动方式
21.不是中断结束方式的是( B )。
A、自动结束中断方式 B、随机结束中断方式
C、特殊结束中断方式 D、普通结束中断方式
22.不是中断优先级设置方式的是( A )
A、优先级随机循环方式 B、特殊全嵌套方式
C、优先级自动循环方式 D、全嵌套方式
第8章 DMA控制器
1.用DMA方式传送数据时,是由__D___控制的。
A.CPU B.软件 C.CPU+软件 D.DMA控制器
2.Intel 8237有++++C++++个完全独立的DMA通道。
A.1 B.2 C.4 D.8
3.8237A的内部结构中没有( A )
A、外寄存器 B、4个独立的DMA通道
C、控制逻辑单元 D、缓冲器
4.8237A中每个通道都没有以下那个功能( B )
A、级联传送 B、数据块传送
C、请求传送 D、字节传送
5.8237A中DB7~DB0是( A )
A、分时复用的三态数据/地址线 B、三态输出地址线
C、双向三态地址线 D、控制线
6.8237A中A7~A4是( B )
A、分时复用的三态数据/地址线 B、三态输出地址线
C、双向三态地址线 D、控制线
7.8237A中A3~A0是( C )
A、分时复用的三态数据/地址线 B、三态输出地址线
C、双向三态地址线 D、控制线
8.在DMA方式下,外设数据输入到内存的路径是 ( B )
A.外设→CPU→DMAC→内存 B.外设→DMAC→内存
C.外设→存储器 D.外设→数据总线→存储器
9.在DMA传送过程中完成数据传送功能是由( C )。
A.CPU执行从存储器读出的指令
B.CPU直接控制外部设备与存储器
C.DMAC执行从存储器读出的指令
D.外部设备中的控制部件直接控制
E.DMAC的硬件直接控制
10.在采用DMA方式的I/O系统中,其基本思想是在以下部件或设备之间建立直接的数据通路,这指的是( B )。
A.CPU与外围设备 B.主存与外围设备
C.外设与外设 D.CPU与主存
11.在DMA方式下,CPU与总线的关系是__B____
A.只能控制地址总线 B.相互成隔离状态
C.只能控制数据线 D.相互成短接状态
第9章 计时器 /定时器
1.8253-5哪种工作方式能产生连续方波 输出__D___。
A.方式0 B.方式1 C.方式2 D.方式3
2.8253_5工作于方式1时,当门控信号上升沿到来后的++++D++++ 时刻,门控信号OUT变成低电平。
A.CLK上升 B.CLK下降沿
C.下一个CLK上升沿 D.下一个CLK下降沿
3.通常在可编程16位定时器/计数器中,微处理器不能直接访问 _B_单元。
A.控制寄存器 B.计数执行单元
C.计数输出锁存器 D.地址初值寄存器
4.8253-5工作于方式1时,输出负脉冲的宽度等于__A___
A.计数初值N个CLK脉冲宽度 B.计数初值N+1个CLK脉冲宽度
C.计数初值N-1个CLK脉冲宽度 D.计数初值(2N-1)/2个脉冲宽度
5.8253-5工作于方式2,用BCD码计数,用计数器1,只读高8位则控制字为:C。
A.01010101B B.01000101B
C.01100101B D.01100100B
6.8253-5某计数器工作在方式1 时,在计数中途OUTi为__D___。
A.由低变高 B.由高变低
C.高电平 D.低电平 D
7.启动8253的计数器开始或计数的方式有( C ) 。
A.软件方式 B.硬件方式
C.软件和硬件方式 D.门控信号
8.8253-5工作方式1和方式5时,门控信号为__A____触发。
A.上升沿 B.下降沿 C.高电平 D.低电平
9.8253-5引脚CS、RD、WR、A1、A0为___C__时,表示对计数器2设置计数初值。
A.00010B B.10010B C.01010B D.10011B
10.8253的计数器的最大计数初值是( D )
A.65536 B.FFFFH
C.FFF0H D.0000H
11.对8253的定时与计数__C__
A.有两种不同的工作方式 B。定时只加时钟脉冲,不设计数值
C.实质相同 D。从各自的控制端口设置(错,共用一个控制端口)
12.8253通道0工作于方式3,接入6MHZ的时钟,要求产生2400HZ的方波,则计数器的初值应为__B_
A.2000 B.2500 C.3000 D.4000
13.在8253的6种工作方式中,能够自动重复工作的两种方式是++++B++++。
A.方式1,方式2 B.方式2,方式 3
C.方式2,方式4 D.方式3,方式5
14.对可编程接口芯片8253的3个计数通道的编程顺序是++++C++++。
A.完全随机的,但必须设置好一个计数通道后再设置另一个计数通道
B.完全固定的,从计数通道0到计数通道2
C.完全随机的,但必须先写入方式控制字
D.完全随机的,但必须先预置计数初值
15.8253可编程定时/计数器的计数范围是__D_。
A.1~255 B.1~256 C.1~65535D.1~65536
16.计数初值送到8253的( B )寄存器中。
A.控制寄存器 B.计数初值寄存器
C.减计数单元 D.输出锁存寄存器