【INTEL(ALTERA)】F-Tile 25G 以太网 FPGA IP RX MAC IP 报告 FCS 错误?

说明

当接收来自链路伙伴的外部流量时,F-Tile 25G 以太网 英特尔® FPGA IP RX MAC IP 使用恢复时钟 (o_clk_rec_div64) 计时,观察到 FCS 错误,并且恢复的时钟可能超过 ppm 差异。在流量为 0ppm 的内部和外部环回中可能看不到此问题。


解决方法

要解决此问题,请使用系统时钟 PLL 输出,而不是恢复的时钟。在 F-Tile 25G 以太网英特尔® FPGA IP中,ip 文件夹/alt_e25_f_200/synth/ex_25g_alt_e25_f_200_*.v 使用 o_clk_pll 而不是 o_clk_rec_div64 进行i_clk_rx,如下所示:

相关推荐
LabVIEW开发2 小时前
LabVIEW与FPGA超声探伤
fpga开发·labview·labview功能
cycf4 小时前
FPGA设计中的数据存储
fpga开发
FPGA之旅1 天前
FPGA从零到一实现FOC(一)之PWM模块设计
fpga开发·dubbo
XMAIPC_Robot1 天前
基于ARM+FPGA的光栅尺精密位移加速度测试解决方案
arm开发·人工智能·fpga开发·自动化·边缘计算
cycf1 天前
状态机的设计
fpga开发
szxinmai主板定制专家1 天前
【精密测量】基于ARM+FPGA的多路光栅信号采集方案
服务器·arm开发·人工智能·嵌入式硬件·fpga开发
千宇宙航2 天前
闲庭信步使用SV搭建图像测试平台:第三十二课——系列结篇语
fpga开发
千宇宙航2 天前
闲庭信步使用SV搭建图像测试平台:第三十一课——基于神经网络的手写数字识别
图像处理·人工智能·深度学习·神经网络·计算机视觉·fpga开发
小眼睛FPGA2 天前
【RK3568+PG2L50H开发板实验例程】FPGA部分/紫光同创 IP core 的使用及添加
科技·嵌入式硬件·ai·fpga开发·gpu算力
forgeda3 天前
如何将FPGA设计验证效率提升1000倍以上(2)
fpga开发·前沿技术·在线调试·硬件断点·时钟断点·事件断点