LATTICE进阶篇DDR2--(0)获取ddr2 IP核

前言

想要仿真lattice的DDR2由来已久,但苦于对其了解甚少,在查阅过很多资料后,终于对这个IP核的仿真有了一些了解。

现做一些总结,以备不时之需,也让有需要的朋友,少走一些弯路。

环境:win10 + Diamond3.13

首先我们要知道,像DDR2这种IP核,是需要我们自己去联网下载的。

下载有两种方法,通过Diamond联网下载,或者前往Lattice官网进行下载。

方法一、通过Diamond联网下载(服务器偶尔抽风)
1 . 1 点击 IPEXPRESS 图标进入 IP 界面
1 . 2 点击 IP Server 对应的地球小图标
1 . 3 双击载入 IP 列表 ( 等待时间需要 2 分钟左右 )

PS:如果一直不载入可以考虑挂梯子,或者更新到Diamond的最新软件版本

1 .4 下拉列表到 DDR2 ,选择最新版本V8.0
单击右键进行下载即可 ( 下载的话 会得到 exe 文件,可以给别的电脑离线安装该 IP )
1.5 进入安装界面,一路 next 即可
1.6 重新 单击本地 IP 对应的电脑图标,查看安装好后的 IP
方法二、LATTICE官网手动下载IP核

PS:由于Diamond的IP下载服务器有时会抽风,故也可以手动去lattice官网下载IP核

IP适配描述链接如下:

ipupdate.latticesemi.com - /ipexpress/win/

IP下载网页链接如下:

ipupdate.latticesemi.com - /ipexpress/win/exefile/

根据IP适配描述可知,我们下载ddr2_sdram_common_v8.0的IP核即可。

下载好后 进入安装界面,一路 next 即可
打开Diamond 单击本地 IP 对应的电脑图标,查看安装好后的 IP
相关推荐
北城笑笑1 天前
FPGA 与 市场主流芯片分类详解:SoC/CPU/GPU/DPU 等芯片核心特性与工程应用
前端·单片机·fpga开发·fpga
R.X. NLOS1 天前
ZYNQ 开发知识点记录:AXI Timer 硬件定时器与中断机制解密
fpga开发·fpga·axi定时器
北城笑笑1 天前
FPGA 51,基于 ZYNQ 7Z010 的 FPGA 高速路由转发加速系统架构设计(Xilinx ZYNQ-MINI 7Z010 CLG400 -1)
前端·fpga开发·系统架构·fpga
ALINX技术博客1 天前
【黑金云课堂】VMware Ubuntu 开发环境安装教程
linux·fpga开发·fpga
我爱C编程1 天前
【3.2】FFT/IFFT变换的数学原理概述与MATLAB仿真
算法·matlab·fpga·fft·ifft
XINVRY-FPGA3 天前
XC7VX690T-2FFG1157I Xilinx AMD Virtex-7 FPGA
arm开发·人工智能·嵌入式硬件·深度学习·fpga开发·硬件工程·fpga
R.X. NLOS3 天前
Zynq AXI DMA 环回测试调试指南:从 Cache 一致性到 Vitis 同步机制
fpga
FPGA-ADDA3 天前
第四篇:射频数据转换器(RF-DAC)——重构模拟信号的关键
ai·fpga·rfsoc·vu13p·xczu47dr
FPGA-ADDA4 天前
第二篇:RFSoC芯片架构详解——处理系统(PS)与可编程逻辑(PL)
嵌入式硬件·fpga开发·信号处理·fpga·47dr
FPGA小迷弟6 天前
FPGA工程师面试题汇总(二十五)
网络协议·tcp/ip·fpga开发·verilog·fpga