CRC 模块提供 16 位或 32 位 CRC,用于用户数据。
Aurora 8B/10B 内核的时钟接口端口
从相邻收发器四边形的时钟Xilinx 实现工具可以根据需要对南北路由和引脚交换到收发器时钟输入进行必要的调整,以将时钟从一个四线到另一个。
重要信息:共享参考时钟时必须遵守以下规则,以确保满足高速设计的抖动余量:
•7 系列 FPGA 中由外部时钟引脚对(mgtrefclkn / mgtrefclkp)采集的 GTP 或 GTH 收发器四分之一 的总数不能超过三个四分之一(一个四分之一和一个四分之一)或 12 个 GTPE2_CHANNEL /
GTHE2_CHANNEL 收发器。7 系列 FPGA 中超过 12 个收发器或超过 3 个四极的设计应使用多个外部时钟引脚。
•UltraScale 架构 FPGA 中由外部时钟引脚对(mgtrefclkn / mgtrefclkp)采集的收发器四分之一的
总数不得超过五个四分位数(下面两个四分之一和两个四分之一)或 20 个 GTHE3_CHANNEL 收发器。
vivado Aurora 8B/10B IP核(9)- CRC、 Aurora 8B/10B内核的时钟接口端口
cckkppll2024-05-10 20:34
相关推荐
低头不见30 分钟前
tcp的粘包拆包问题,如何解决?Aa美少女战士5 小时前
单域名 vs 通配符:如何选择最适合你的 SSL 证书?咕噜签名6 小时前
如何申请p12证书2a3b4c6 小时前
SSL/TLS沫夕残雪7 小时前
HTTP,请求响应报头,以及抓包工具的讨论不可思议迷宫8 小时前
Verilog编程实现一个分秒计数器the_nov10 小时前
14.网络套接字TCP古希腊掌握嵌入式的神10 小时前
[物联网iot]对比WIFI、MQTT、TCP、UDP通信协议鹅肝手握高V五色12 小时前
Wireshark入门教程:如何抓取和过滤网络数据包Terasic友晶科技12 小时前
第3篇:Linux程序访问控制FPGA端LEDR<一>