CRC 模块提供 16 位或 32 位 CRC,用于用户数据。

Aurora 8B/10B 内核的时钟接口端口
从相邻收发器四边形的时钟Xilinx 实现工具可以根据需要对南北路由和引脚交换到收发器时钟输入进行必要的调整,以将时钟从一个四线到另一个。
重要信息:共享参考时钟时必须遵守以下规则,以确保满足高速设计的抖动余量:
•7 系列 FPGA 中由外部时钟引脚对(mgtrefclkn / mgtrefclkp)采集的 GTP 或 GTH 收发器四分之一 的总数不能超过三个四分之一(一个四分之一和一个四分之一)或 12 个 GTPE2_CHANNEL /
GTHE2_CHANNEL 收发器。7 系列 FPGA 中超过 12 个收发器或超过 3 个四极的设计应使用多个外部时钟引脚。
•UltraScale 架构 FPGA 中由外部时钟引脚对(mgtrefclkn / mgtrefclkp)采集的收发器四分之一的
总数不得超过五个四分位数(下面两个四分之一和两个四分之一)或 20 个 GTHE3_CHANNEL 收发器。
vivado Aurora 8B/10B IP核(9)- CRC、 Aurora 8B/10B内核的时钟接口端口
cckkppll2024-05-10 20:34
相关推荐
Macbethad1 天前
EtherCAT从站程序技术方案:基于WPF的高性能实现Macbethad1 天前
基于WPF的485主站系统技术方案Macbethad1 天前
Profinet主站程序技术方案多看书少吃饭1 天前
小程序支持HTTP POST 流式接口吗?陈奕昆1 天前
n8n实战营Day2:复杂逻辑控制·HTTP请求+条件分支节点实操Han.miracle1 天前
JavaEE-- 网络编程 http请求报头云边有个稻草人1 天前
不用公网 IP 也能远程管 MongoDB?本地部署 + cpolar实用方案szxinmai主板定制专家1 天前
柔宇柔性显示屏+x86、arm显示解决方案,还有库存CHY_1281 天前
JESD204B 协议解析(5)ILA序列googleccsdn2 天前
ENSP Pro Lab笔记:配置STP/RSTP/MSTP(7)