Pico-I / O嵌入式模块提供48点数字I / O接口

WinSystems的PCO-UIO48-G是具有中断事件检测功能的48点数字I / O接口。Pico-I / O**嵌入式**模块旨在为Pico-ITXe单板计算机提供低成本的I / O扩展。该产品的主要功能之一是,它可以监视24个上升和下降的数字边沿转换,将其锁存,然后向主机处理器发送已发生输入状态变化的信号。这是感应和向CPU发出实时事件信号的最有效方法,而无需连续轮询数字I / O点的负担。

PCO-UIO48-G的I / O控制器基于Lattice FPGA,该FPGA编程为支持各种I / O和中断配置。每条I / O线均可编程用于输入,输出或带回读操作的输出。每条线的过渡都被锁存,因此即使短时脉冲也将被识别。该模块仅需+3.3 V;但是,可以使用一个可选的板载稳压器来使其由+5 Vdc供电。

Pico-I / O基于SUMITTM(可堆叠统一模块互连技术)连接器,该连接器是由小型特殊利益团体(SFF-SIG)开发并标准化的。SUMIT是一种机电连接器规范,可将通用串行和旧式芯片组扩展总线堆叠在下一代嵌入式系统产品的I / O模块上。嵌入式学习路线

相关推荐
apple_ttt1 小时前
从零开始讲PCIe(6)——PCI-X概述
fpga开发·fpga·pcie
水饺编程3 小时前
【英特尔IA-32架构软件开发者开发手册第3卷:系统编程指南】2001年版翻译,1-2
linux·嵌入式硬件·fpga开发
apple_ttt4 小时前
从零开始讲PCIe(5)——66MHZ的PCI总线与其限制
fpga开发·fpga·pcie
最好有梦想~6 小时前
FPGA时序分析和约束学习笔记(2、FPGA时序传输模型)
fpga开发
IM_DALLA7 小时前
【Verilog学习日常】—牛客网刷题—Verilog企业真题—VL76
学习·fpga开发
诚实可靠小郎君952713 小时前
FPGA IO延迟的约束与脚本
fpga开发·fpga·数字电路
GGGLF1 天前
FPGA-UART串口接收模块的理解
fpga开发
北京太速科技股份有限公司1 天前
太速科技-495-定制化仪器户外便携式手提触摸一体机
fpga开发
9527华安1 天前
FPGA实现PCIE图片采集转HDMI输出,基于XDMA中断架构,提供3套工程源码和技术支持
fpga开发·pcie·xdma·hdmi
水饺编程1 天前
简易CPU设计入门:取指令(三),ip_buf与rd_en的非阻塞赋值
fpga开发