Pico-I / O嵌入式模块提供48点数字I / O接口

WinSystems的PCO-UIO48-G是具有中断事件检测功能的48点数字I / O接口。Pico-I / O**嵌入式**模块旨在为Pico-ITXe单板计算机提供低成本的I / O扩展。该产品的主要功能之一是,它可以监视24个上升和下降的数字边沿转换,将其锁存,然后向主机处理器发送已发生输入状态变化的信号。这是感应和向CPU发出实时事件信号的最有效方法,而无需连续轮询数字I / O点的负担。

PCO-UIO48-G的I / O控制器基于Lattice FPGA,该FPGA编程为支持各种I / O和中断配置。每条I / O线均可编程用于输入,输出或带回读操作的输出。每条线的过渡都被锁存,因此即使短时脉冲也将被识别。该模块仅需+3.3 V;但是,可以使用一个可选的板载稳压器来使其由+5 Vdc供电。

Pico-I / O基于SUMITTM(可堆叠统一模块互连技术)连接器,该连接器是由小型特殊利益团体(SFF-SIG)开发并标准化的。SUMIT是一种机电连接器规范,可将通用串行和旧式芯片组扩展总线堆叠在下一代嵌入式系统产品的I / O模块上。嵌入式学习路线

相关推荐
GateWorld10 小时前
FPGA内部模块详解之九 FPGA内部模块的协同作战与设计流程精要
fpga开发·fpga设计流程
嵌入式-老费13 小时前
vivado hls的应用(hls需要verilog基础)
fpga开发
FPGA小迷弟17 小时前
FPGA工程师面试题汇总(九)
网络协议·tcp/ip·fpga开发·面试·verilog·fpga
fei_sun1 天前
逻辑设计概念及Vivado基础
fpga开发
发光的沙子1 天前
FPGA----vitis测试linux程序
fpga开发
初夏正浓2 天前
一文读懂“JESD204B”之链路建立与xilinx IP仿真
fpga开发·xilinx·jesd204b
s09071362 天前
【Zynq 进阶一】深度解析 PetaLinux 存储布局:NAND Flash 分区与 DDR 内存分配全攻略
linux·fpga开发·设备树·zynq·nand flash启动·flash分区
Kong_19942 天前
芯片开发学习笔记·二十——时序报告分析
fpga开发·芯片开发
凌盛羽3 天前
使用python绘图分析电池充电曲线
开发语言·python·stm32·单片机·fpga开发·51单片机
尤老师FPGA3 天前
LVDS系列44:Xilinx Ultrascale系 ADC LVDS接口参考方法(六)
fpga开发