xilinx系列FPGA基于VIVADO的pin delay列表生成说明

目录

    • [1 概述](#1 概述)
    • [2 示例平台](#2 示例平台)
    • [3 操作说明](#3 操作说明)
    • [4 注意事项](#4 注意事项)

xilinx系列FPGA基于VIVADO的pin delay列表生成说明

1 概述

本文用于讲诉xilinx系列FPGA基于VIVADO的pin delay列表生成说明,以及一些注意事项,为FPGA设计人员探明道路。

Pin delay 即FPGA内部die到pin的延时数据。

2 示例平台

FPGA型号:xczu47dr-ffvg1517-2-i

Vivado版本:VIVADO 2022.2

3 操作说明

1)打开vivado 找到tcl console输入命令窗口,输入命令:

(link_design -part xczu47dr-ffvg1517-2-i)

回车进入下一步;

2)再次输入命令(write_csv fpga_pin_delay)回车进入下一步

3)之后在vivado给出的路径下找到pin delay 文件,如下图所示:

4)用excel打开pin delay 文件可以看到其格式如下所示:

4 注意事项

1) 命令(link_design --part FPGA型号)中的FPGA型号一定要对应vivado可以选择器件的型号,是全称;

2) 命令(write_csv 表格命名)中的表格命名随意,根据自己的需要即可;

3) 第一步打开的vivado界面一定要是一个空白的界面,不能在已有工程下打开;

4) 使用的vivado版本一定要能支持所生成FPGA型号,例如本例中的xczu47dr-ffvg1517-2-i在vivado2018.3及以下版本就不支持。

相关推荐
ZPC82105 天前
docker 镜像备份
人工智能·算法·fpga开发·机器人
ZPC82105 天前
docker 使用GUI ROS2
人工智能·算法·fpga开发·机器人
tiantianuser6 天前
RDMA设计53:构建RoCE v2 高速数据传输系统板级测试平台2
fpga开发·rdma·高速传输·cmac·roce v2
博览鸿蒙6 天前
FPGA 和 IC,哪个前景更好?怎么选?
fpga开发
FPGA_小田老师6 天前
xilinx原语:ISERDESE2原语详解(串并转换器)
fpga开发·iserdese2·原语·串并转换
tiantianuser6 天前
RDMA设计50: 如何验证网络嗅探功能?
网络·fpga开发·rdma·高速传输·cmac·roce v2
Lzy金壳bing6 天前
基于Vivado平台对Xilinx-7K325t FPGA芯片进行程序在线更新升级
fpga开发·vivado·xilinx
unicrom_深圳市由你创科技6 天前
医疗设备专用图像处理板卡定制
图像处理·人工智能·fpga开发
tiantianuser6 天前
RDMA设计52:构建RoCE v2 高速数据传输系统板级测试平台
fpga开发·rdma·高速传输·cmac·roce v2
luoganttcc6 天前
Taalas 将人工智能模型蚀刻到晶体管上,以提升推理能力
人工智能·fpga开发