xilinx系列FPGA基于VIVADO的pin delay列表生成说明

目录

    • [1 概述](#1 概述)
    • [2 示例平台](#2 示例平台)
    • [3 操作说明](#3 操作说明)
    • [4 注意事项](#4 注意事项)

xilinx系列FPGA基于VIVADO的pin delay列表生成说明

1 概述

本文用于讲诉xilinx系列FPGA基于VIVADO的pin delay列表生成说明,以及一些注意事项,为FPGA设计人员探明道路。

Pin delay 即FPGA内部die到pin的延时数据。

2 示例平台

FPGA型号:xczu47dr-ffvg1517-2-i

Vivado版本:VIVADO 2022.2

3 操作说明

1)打开vivado 找到tcl console输入命令窗口,输入命令:

(link_design -part xczu47dr-ffvg1517-2-i)

回车进入下一步;

2)再次输入命令(write_csv fpga_pin_delay)回车进入下一步

3)之后在vivado给出的路径下找到pin delay 文件,如下图所示:

4)用excel打开pin delay 文件可以看到其格式如下所示:

4 注意事项

1) 命令(link_design --part FPGA型号)中的FPGA型号一定要对应vivado可以选择器件的型号,是全称;

2) 命令(write_csv 表格命名)中的表格命名随意,根据自己的需要即可;

3) 第一步打开的vivado界面一定要是一个空白的界面,不能在已有工程下打开;

4) 使用的vivado版本一定要能支持所生成FPGA型号,例如本例中的xczu47dr-ffvg1517-2-i在vivado2018.3及以下版本就不支持。

相关推荐
思尔芯S2C1 小时前
思尔芯携手Andes晶心科技,加速先进RISC-V 芯片开发
人工智能·科技·fpga开发·risc-v·debugging·prototyping·soc validation
tiantianuser11 小时前
RDMA简介5之RoCE v2队列
fpga开发·verilog·fpga·rdma·高速传输·rocev2
碎碎思12 小时前
打破延迟极限的 FPGA 机械键盘
fpga开发·计算机外设
hahaha60161 天前
Flash烧录速度和加载配置速度(纯FPGA & ZYNQ)
fpga开发
hahaha60161 天前
ARINC818编解码设计FPGA实现
fpga开发
XMAIPC_Robot1 天前
基于RK3568的多网多串电力能源1U机箱解决方案,支持B码,4G等
linux·fpga开发·能源·边缘计算
广药门徒1 天前
在使用一些不用驱动大电流的设备就可以用stm32的自己的上下拉但是本身上下拉不就是给iicspi这些他通信给信号的吗中怎么还跟驱动能力扯上了有什么场景嘛
stm32·单片机·fpga开发
hahaha60162 天前
XDMA pcie环路测试
fpga开发
XMAIPC_Robot2 天前
基于FPGA + JESD204B协议+高速ADC数据采集系统设计
fpga开发
XMAIPC_Robot2 天前
基于RK3576+FPGA+AI工业控制器的工地防护检测装备解决方案
人工智能·fpga开发