xilinx系列FPGA基于VIVADO的pin delay列表生成说明

目录

    • [1 概述](#1 概述)
    • [2 示例平台](#2 示例平台)
    • [3 操作说明](#3 操作说明)
    • [4 注意事项](#4 注意事项)

xilinx系列FPGA基于VIVADO的pin delay列表生成说明

1 概述

本文用于讲诉xilinx系列FPGA基于VIVADO的pin delay列表生成说明,以及一些注意事项,为FPGA设计人员探明道路。

Pin delay 即FPGA内部die到pin的延时数据。

2 示例平台

FPGA型号:xczu47dr-ffvg1517-2-i

Vivado版本:VIVADO 2022.2

3 操作说明

1)打开vivado 找到tcl console输入命令窗口,输入命令:

(link_design -part xczu47dr-ffvg1517-2-i)

回车进入下一步;

2)再次输入命令(write_csv fpga_pin_delay)回车进入下一步

3)之后在vivado给出的路径下找到pin delay 文件,如下图所示:

4)用excel打开pin delay 文件可以看到其格式如下所示:

4 注意事项

1) 命令(link_design --part FPGA型号)中的FPGA型号一定要对应vivado可以选择器件的型号,是全称;

2) 命令(write_csv 表格命名)中的表格命名随意,根据自己的需要即可;

3) 第一步打开的vivado界面一定要是一个空白的界面,不能在已有工程下打开;

4) 使用的vivado版本一定要能支持所生成FPGA型号,例如本例中的xczu47dr-ffvg1517-2-i在vivado2018.3及以下版本就不支持。

相关推荐
Aaron15881 天前
RFSOC+VU13P+GPU 在6G互联网中的技术应用
大数据·人工智能·算法·fpga开发·硬件工程·信息与通信·信号处理
stars-he1 天前
基于 Design Compiler 的 UDP Payload 追加控制模块综合与门级后仿真
笔记·fpga开发·udp
尤老师FPGA2 天前
HDMI数据的接收发送实验(十)
fpga开发
逻辑诗篇2 天前
破核拆解:PCIE719——基于Xilinx Zynq UltraScale+的高性能SAS扩展卡设计
fpga开发·架构
逻辑诗篇2 天前
高性能存储扩展利器|PCIE719 基于Zynq UltraScale+的企业级可编程SAS方案
fpga开发
liuluyang5302 天前
SV主要关键词详解
fpga开发·uvm·sv
happyDogg_2 天前
验证环境采样rtl时序数据遇到的问题
fpga开发
unicrom_深圳市由你创科技2 天前
项目分析和FPGA器件选型外包服务包括哪些内容?别让选错芯片毁了整个项目
fpga开发
Aaron15882 天前
27DR/47DR/67DR技术对比及应用分析
人工智能·算法·fpga开发·硬件架构·硬件工程·信息与通信·基带工程
my_daling2 天前
DSMC通信协议理解,以及如何在FPGA上实现DSMC从设备(2)
学习·fpga开发