xilinx系列FPGA基于VIVADO的pin delay列表生成说明

目录

    • [1 概述](#1 概述)
    • [2 示例平台](#2 示例平台)
    • [3 操作说明](#3 操作说明)
    • [4 注意事项](#4 注意事项)

xilinx系列FPGA基于VIVADO的pin delay列表生成说明

1 概述

本文用于讲诉xilinx系列FPGA基于VIVADO的pin delay列表生成说明,以及一些注意事项,为FPGA设计人员探明道路。

Pin delay 即FPGA内部die到pin的延时数据。

2 示例平台

FPGA型号:xczu47dr-ffvg1517-2-i

Vivado版本:VIVADO 2022.2

3 操作说明

1)打开vivado 找到tcl console输入命令窗口,输入命令:

(link_design -part xczu47dr-ffvg1517-2-i)

回车进入下一步;

2)再次输入命令(write_csv fpga_pin_delay)回车进入下一步

3)之后在vivado给出的路径下找到pin delay 文件,如下图所示:

4)用excel打开pin delay 文件可以看到其格式如下所示:

4 注意事项

1) 命令(link_design --part FPGA型号)中的FPGA型号一定要对应vivado可以选择器件的型号,是全称;

2) 命令(write_csv 表格命名)中的表格命名随意,根据自己的需要即可;

3) 第一步打开的vivado界面一定要是一个空白的界面,不能在已有工程下打开;

4) 使用的vivado版本一定要能支持所生成FPGA型号,例如本例中的xczu47dr-ffvg1517-2-i在vivado2018.3及以下版本就不支持。

相关推荐
知识充实人生3 小时前
静态时序分析详解之时序路径类型
fpga开发·时序路径·关键路径
9527华安1 天前
Xilinx系列FPGA实现DP1.4视频收发,支持4K60帧分辨率,提供2套工程源码和技术支持
fpga开发·音视频·dp1.4·4k60帧
cycf1 天前
高速接口基础
fpga开发
forgeda1 天前
从Vivado集成Lint功能,看FPGA设计的日益ASIC化趋势
fpga开发·vivado·lint·eco·静态检查功能
hexiaoyan8272 天前
国产化FPGA开发板:2050-基于JFMK50T4(XC7A50T)的核心板
fpga开发·工业图像输出·vc709e板卡·zynq 通用计算平台·模拟型号处理
雨洛lhw2 天前
The Xilinx 7 series FPGAs 设计PCB 该选择绑定哪个bank引脚,约束引脚时如何定义引脚电平标准?
fpga开发·bank·电平标准
红糖果仁沙琪玛2 天前
FPGA ad9248驱动
fpga开发
minglie12 天前
XSCT/Vitis 裸机 JTAG 调试与常用命令
fpga开发
沐欣工作室_lvyiyi2 天前
基于FPGA的电梯控制系统设计(论文+源码)
单片机·fpga开发·毕业设计·计算机毕业设计·电子交易系统
阿sir1982 天前
ZYNQ PS XADC读取芯片内部温度值,电压值。
fpga开发