中断原理

三部分



注意 ,外部中断使能,PIE使能,CPU中断使能
外部中断有7个,PIE有12组,一个组有8个中断复用。只有一个CPU中断可执行。
外部中断原理
1、外部中断概述

外部中断结构图
外部中断XINT1对应的是0到31GPIO
1经过MUX寄存器
2中断控制寄存器xint1CR 1
进入PIE
GPIO的MUX复用寄存器

可以查到复用功能,而外部中断现在没特地说明,应该是设置成0;

外部中断寄存器;

PIE结构图

PIE组的优先级表

可以见到如下优先级:可以通过表PIEx就是INTx

每个PIE组对应的8个对应中断
INT1.1表明是PIE组第一个中断,下表还是在2.5.3章节
