基于RFSOC实现LFMCW雷达测距测速

雷达原理可以参考以下文章

https://zhuanlan.zhihu.com/p/508764579

一般情况下,雷达发射信号的模型可采用线性调频连续波(LFMCW) ,发射波形的信号形式为调频连续锯齿波。线性调频的含义即调制信号频率随时间线性变化,从时域上看是一个频率随时间线性变化的波形;从频域上看, 发射信号的频率与时间成正比,

随着雷达带宽的不断增加,对系统的瞬时带宽需求也随之提高

本文主要是针对RFSOC平台实现LFMCW信号的测距

第一步就是产生LFM信号

由于带宽大于FPGA直接处理的主频,所以首先需要对信号进行分相处理,本文DAC的采样率设置为2.4G

FPGA首先需要产生一个8相的DDS模块,每相为300M,总带宽为2.4G

然后就是控制DDS的频率控制字即可产生对应的LFM信号,主要是控制调频带宽及调频斜率

后续更新混频滤波

相关推荐
Shang180989357266 小时前
T41NQ/T41N高性能低功耗SOC芯片 软硬件资料T41NQ适用于各种AIoT应用,适用于智能安防、智能家居,机器视觉等领域方案
驱动开发·嵌入式硬件·计算机视觉·fpga开发·信息与通信·t41nq
ThreeYear_s7 小时前
【FPGA+DSP系列】——MATLAB simulink仿真三相桥式全控整流电路
开发语言·matlab·fpga开发
Punchline_c13 小时前
IP核之PLL
fpga开发
奋斗的牛马14 小时前
硬件工程师-基础知识电阻(四)
单片机·嵌入式硬件·学习·fpga开发
amberman14 小时前
解读 PCIe Gen6 RAS
驱动开发·fpga开发·硬件工程
9527华安1 天前
FPGA纯verilog实现 2.5G UDP协议栈,基于1G/2.5G Ethernet PCS/PMA or SGMII,提供14套工程源码和技术支持
5g·fpga开发·udp·ethernet·verilog·sgmii·2.5g udp
奋斗的牛马1 天前
硬件基础知识-电容(一)
单片机·嵌入式硬件·学习·fpga开发·信息与通信
li星野2 天前
打工人日报#20251110
fpga开发
0基础学习者2 天前
跨时钟域处理
fpga开发·verilog·数字ic
FPGA_小田老师2 天前
Xilinx FIFO Generate IP核(8):FIFO设计常见问题与解决方案
fpga开发·fifo generate·fifo常见问题·fifo异常定位·fifo丢数·fifo读数重复