CoaXPress over Fiber HOST Bridge FPGA IP

CoaXPress-over-Fiber (CoF) 是现有 CoaXPress 规范的一个重要扩展,旨在支持通过光纤进行传输。

CoaXPress (CXP) 是高带宽计算机视觉应用的事实标准。CoaXPress 2.0规定了 CXP-12 速度,这是一种通过同轴铜缆实现的12.5 Gbps(每秒千兆比特)链接。由于链路聚合在 CoaXPress 中很常见,因此通过四个 CXP-12 链路可以轻松实现50 Gbps(12.5 x 4)的带宽。CoaXPress 规范由日本工业成像协会 (JIIA) 维护。

CoaXPress-over-Fiber 被设计为 CoaXPress 2.0 规范的附加组件。它提供了一种方式,可以在标准以太网连接上,包括光纤中,运行未修改的 CoaXPress 协议。因此,尽管 CoaXPress-over-Fiber 使用的是为以太网设计的标准电子器件、连接器和电缆,但它所使用的协议是 CoaXPress,而不是以太网,也不是 GigE Vision。

简单来说,CoaXPress-over-Fiber 允许利用现有的以太网基础设施,特别是光纤网络,来传输 CoaXPress 协议的数据,而无需对协议本身进行任何更改。这使得 CoaXPress 技术能够应用于更广泛的场景,尤其是在需要长距离或更高带宽的应用中。

图 1 CoaXPress over Fiber link overview

Hello-FPGA的CoaXPress Over Fiber HOST Bridge FPGA IP Core特性如下:

  • 兼容 CoaXPress over Fiber Bridge Protocol V1.0 (2021年发布)
  • 支持最高CXP-12 downlink高速链接,41.6 Mbps uplink低速链接,nGMII符合 IEEE Std 802.3 Clause 46规定
  • nGMII支持10G/25G 选项,默认10G
  • 使用FPGA内置的高速收发器作为PHY芯片,使用简单
  • 无需复杂配置,只需要例化IP 并进行基本连接即可使用
相关推荐
明月清了个风1 小时前
STM32初始化串口重定向后printf调试信息不输出的问题
stm32·单片机·fpga开发·嵌入式软件
通信小呆呆5 小时前
电路思维下的 Verilog:如何区分组合逻辑与时序逻辑
fpga开发·电路·时序逻辑·跨时钟域·组合逻辑
嵌入式-老费5 小时前
Zynq开发实践(FPGA之uart接收)
fpga开发
ShiMetaPi1 天前
操作【GM3568JHF】FPGA+ARM异构开发板 使用指南:蓝牙
arm开发·嵌入式硬件·fpga开发·rk3568
知识充实人生1 天前
静态时序分析详解之时序路径类型
fpga开发·时序路径·关键路径
9527华安2 天前
Xilinx系列FPGA实现DP1.4视频收发,支持4K60帧分辨率,提供2套工程源码和技术支持
fpga开发·音视频·dp1.4·4k60帧
cycf2 天前
高速接口基础
fpga开发
forgeda2 天前
从Vivado集成Lint功能,看FPGA设计的日益ASIC化趋势
fpga开发·vivado·lint·eco·静态检查功能
hexiaoyan8273 天前
国产化FPGA开发板:2050-基于JFMK50T4(XC7A50T)的核心板
fpga开发·工业图像输出·vc709e板卡·zynq 通用计算平台·模拟型号处理
雨洛lhw3 天前
The Xilinx 7 series FPGAs 设计PCB 该选择绑定哪个bank引脚,约束引脚时如何定义引脚电平标准?
fpga开发·bank·电平标准