FPGA工程师12实战项目-基于PCIe的高速ADC采集项目

目录

简介

项目内容

项目内容

实战内容

最后做总结


简介

最近新凯莱的高速示波器项目很火爆,于是计划做一高速示波器的实战项目,由于硬件电路设计已经安排了,在同步安排一篇关于FPGA的。(计划教学5名学员)

项目内容

本方案基于XINLINX的K7系列FPGA,ADC选用AD9226

项目内容

FPGA段固件程序:负责采集前端ADC的信号,FPGA基本框架,数据协议

PCIe卡驱动:负责上位机测试程序与PCie采集卡的数据交互

PC段测试程序:显示基本的波形

基本流程:ADC采集到数据后,会产生写FIFO,通知FIFO读写模块把ADC的数据写入FIFO中,由于DDR的数据接口是AXI接口,所有这里还设计了协议转换模块。在读取DDR数据时,PC机程序通过PCIe通信发出读DDR数据,DDR

3 中的数据通过AXI总线和PCIe接口上传给PC机,PC机通过软件进行波形显示。

实战内容

介绍项目设计方案,设计代码(详细解释细节代码设计思路)

学员自我设计,设计疑问答疑

最后做总结

相关推荐
Nobody331 天前
锁存器与触发器
fpga开发
Nobody331 天前
跨时钟域信号处理的办法有哪些
fpga开发·信号处理
LCMICRO-133108477461 天前
长芯微LPC556D1完全P2P替代DAC8830,是引脚兼容的16位数模转换器,该系列产品为单通道、低功耗、缓冲电压输出型DAC
stm32·单片机·嵌入式硬件·fpga开发·硬件工程·电压输出型dac
北城笑笑1 天前
FPGA 与 市场主流芯片分类详解:SoC/CPU/GPU/DPU 等芯片核心特性与工程应用
前端·单片机·fpga开发·fpga
R.X. NLOS1 天前
ZYNQ 开发知识点记录:AXI Timer 硬件定时器与中断机制解密
fpga开发·fpga·axi定时器
北城笑笑1 天前
FPGA 51,基于 ZYNQ 7Z010 的 FPGA 高速路由转发加速系统架构设计(Xilinx ZYNQ-MINI 7Z010 CLG400 -1)
前端·fpga开发·系统架构·fpga
学习永无止境@1 天前
MATLAB中矩阵转置
算法·matlab·fpga开发·矩阵
fei_sun1 天前
【Verilog】阻塞/非阻塞赋值
fpga开发
minglie11 天前
正点原子zynq的RGB彩条实验
fpga开发
FPGA-ADDA1 天前
第六篇:多速率信号处理——抽取、插值与半带滤波器
fpga开发·信号处理·软件无线电·rfsoc·47dr