xilinx常用文档说明

一、7系列

1.1 7系列器件资源

目录

一、7系列

[1.1 7系列器件资源](#1.1 7系列器件资源)

[1.2 7系列硬件设计](#1.2 7系列硬件设计)

[1.3 7系列常见应用](#1.3 7系列常见应用)

二、ZYNQ7000系列


|------------|----------|-----------------------|------------------------------------------------|
| 分类 | 文档编号 | 名称 | 简述 |
| 基础数据手册 | DS180 | 7 系列数据手册(概览) | 资源对比:CLB、DSP、BlockRAM、GT 类型及数量、最大 I/O、最大频率 |
| 基础数据手册 | DS181 | Artix-7 数据手册 | 同上,专述 A35T/A50T/A75T/A100T/A200T 等 |
| 基础数据手册 | DS182 | Kintex-7 数据手册 | 同上,专述 K70T/K160T/K325T/K410T/K480T 等 |
| 基础数据手册 | DS183 | Virtex-7 数据手册 | 同上,专述 V585T/V690T/V885T/V1140T/V2000T 等 |
| 底层资源 | UG472 | 7 系列 FPGA 时钟资源指南 | 时钟架构、Clock Backbone、BUFMR、MMCM/PLL、时钟布线规则 |
| 底层资源 | UG949 | 7 系列设计方法论 | 时钟/时序收敛最佳实践,与 UG472 互补 |
| 底层资源 | UG473 | 7 系列 BlockRAM & FIFO | FIFO 复位要求、ECC、级联深度、功耗优化 |
| 底层资源 | UG474 | 7 系列 CLB 指南 | 6-input LUT、LUTRAM、进位链、分布式 RAM、移位寄存器 |
| 底层资源 | UG479 | 7 系列 DSP48E1指南 | 25×18 乘法器、ALU、预加/后加、模式检测、FIR/FFT 实现 |
| 底层资源 | UG480 | 7 系列 XADC & SysMon | 温度、电压、外部模拟通道、报警、DRP 接口 |
| 底层资源 | UG470 | 7 系列配置与启动 | 配置管脚、MultiBoot、SEU、加密、QSPI/BPI/SD 启动 |
| IP 核 | UG953 | 7 系列原语与宏参考 | 例化 GT、MMCM、PLL、BUF、ISERDES/OSERDES 等 Primitive |
| IP 核 | UG586 | 7 系列 DDR3 IP 产品指南 | 时钟框架、PHY-to-Controller 接口、地址映射、校准调试 |
| IP 核 | UG471 | 7 系列 SelectIO 资源 | HR/HP Bank 电平标准、IDELAY/ODELAY、ISERDES/OSERDES |
| IP 核 | UG476 | 7 系列 GTX/GTH 收发器指南 | 12.5 Gb/s,用于 K7/V7,PCIe Gen3/SFP+/JESD204B |
| IP 核 | UG482 | 7 系列 GTP 收发器指南 | 6.6 Gb/s,A7 专用,PCIe Gen2/SATA/USB3.0 |
| 系统级设计 | UG949 | 7 系列设计方法论 | 约束模板、时序收敛流程、功耗/散热/SI 检查清单 |

1.2 7系列硬件设计

|-------------------------|------------------------------|-----------------------------------|
| 文档编号 | 描述 | 应用场景 |
| DS180 DS181 DS182 DS183 | 7系列数据手册 A7数据手册 K7数据手册 V7数据手册 | 硬件设计 介绍直流电平、交流特性、上电顺序、收发器电气特性等等 |
| UG483 | 7系列FPGA PCB设计指南 | 了解各封装的电源去耦电容选择 |
| UG475 | 7系列FPGA的封装与引脚规范 | 了解查看封装、引脚功能定义 不同器件的BANK分类 |
| UG470 | FPGA上电模式 | 了解CONFIG BANK和FPGA的多种配置方法 |
| UG476 | K7/V7系列 GTX/GTH收发器 | 了解GTX/GTH 收发器X0Y0和BANK上LANE位置对应关系 |
| UG482 | A7系列 GTP收发器 | 了解GTP 收发器X0Y0和BANK上LANE位置对应关系 |

1.3 7系列常见应用

|----------|-----------|----------------|
| 文档编号 | 描述 | 应用场景 |
| XAPP1247 | 7系列 多程序启动 | 远程升级、multiboot |

二、ZYNQ7000系列

2.1 ZYNQ_7000系列器件资源

|-------------------|----------------------------------------------------------------|--------------------------------------------|
| 文档编号 | 描述 | 应用场景 |
| DS190 DS187 DS191 | Zynq-7000系列 数据手册概述 Zynq-7000系列 7020以下数据手册 Zynq-7000系列 高端芯片数据手册 | FPGA开发 介绍器件的资源、IO分布、工作频率、收发器数量、DSP类型、IO电压等 |
| UG865 | Zynq-7000系列 芯片封装与引脚规范 | 了解查看封装、引脚功能定义 |
| UG585 | Zynq-7000系列 技术参考手册 | ZYNQ最详细的资料 |

2.2 ZYNQ_7000系列硬件设计

|-------------------|----------------------------------------------------------------|--------------------------------------------|
| 文档编号 | 描述 | 应用场景 |
| DS190 DS187 DS191 | Zynq-7000系列 数据手册概述 Zynq-7000系列 7020以下数据手册 Zynq-7000系列 高端芯片数据手册 | FPGA开发 介绍器件的资源、IO分布、工作频率、收发器数量、DSP类型、IO电压等 |
| UG865 | Zynq-7000系列 芯片封装与引脚规范 | 了解查看封装、引脚功能定义 |
| UG585 | Zynq-7000系列 技术参考手册 | ZYNQ最详细的资料 |

相关推荐
biubiuibiu15 小时前
工业机器人编程语言详解:多样化选择与应用
fpga开发·机器人
lf28248143116 小时前
04 DDS信号发生器
fpga开发
szxinmai主板定制专家17 小时前
基于 STM32 + FPGA 船舶电站控制器设计与实现
arm开发·人工智能·stm32·嵌入式硬件·fpga开发·架构
ARM+FPGA+AI工业主板定制专家1 天前
基于ARM+FPGA+AI的船舶状态智能监测系统(二)软硬件设计,模拟量,温度等采集与分析
arm开发·人工智能·目标检测·fpga开发
szxinmai主板定制专家1 天前
基于ZYNQ MPSOC船舶数据采集仪器设计(一)总体设计方案,包括振动、压力、温度、流量等参数
arm开发·人工智能·嵌入式硬件·fpga开发
FPGA小迷弟1 天前
高频时钟设计:FPGA 多时钟域同步与时序收敛实战方案
前端·学习·fpga开发·verilog·fpga
szxinmai主板定制专家1 天前
基于ZYNQ MPSOC船舶数据采集仪器设计(三)振动,流量,功耗,EMC,可靠性测试
arm开发·人工智能·嵌入式硬件·fpga开发
hoiii1872 天前
Vivado下Verilog交通灯控制器设计
fpga开发
嵌入式-老费2 天前
vivado hls的应用(开篇)
fpga开发
ARM+FPGA+AI工业主板定制专家2 天前
基于ARM+FPGA+AI的船舶状态智能监测系统(一)总体设计
网络·arm开发·人工智能·机器学习·fpga开发·自动驾驶