FPGA眼图

一般是指在高速串行链路(SerDes:LVDS/GTX/GTH、PCIe、SATA、Aurora 等)上做的 Eye Diagram(眼图),用来评估链路抖动、噪声、ISI、均衡效果、误码裕量

眼图是什么,怎么看

  • 横轴(UI):时间(一个比特周期)

  • 纵轴:电压(或采样判决值)

  • 眼睛越"开" :时序/电压裕量越大,误码风险越小

    关键指标:

  • Eye Height(眼高):电压裕量

  • Eye Width(眼宽):时序裕量

  • 抖动(RJ/DJ/总抖动)

  • BER 等高线/浴盆曲线(更高级)

1)最常见:用 FPGA SerDes 内置眼扫(IBERT / Eye Scan)

不需要示波器,用芯片内部采样器扫描阈值+相位,生成"统计眼图"。

  • Xilinx :Vivado IBERT(GTX/GTH/GTY),带 Eye Scan、浴盆曲线、PRBS、BER 测试

  • Intel/Altera:Transceiver Toolkit / (旧版) Transceiver Native PHY + Eye viewer/BER

适合:

  • 板级 bring-up

  • 调参(TX swing、pre-emphasis、RX CTLE/DFE、CDR)

  • 快速定位走线/连接器/线缆问题

用示波器/采样示波器测"真实模拟眼图"

需要:

  • 高带宽示波器 + 差分探头/夹具(或 sampling scope)

  • 在 TX 端(或测试点)采样

适合:

  • 需要符合标准(PCIe、SATA 等)做 compliance

  • 想看真实波形(过冲、反射、串扰)

相关推荐
tiantianuser1 天前
RDMA设计53:构建RoCE v2 高速数据传输系统板级测试平台2
fpga开发·rdma·高速传输·cmac·roce v2
博览鸿蒙1 天前
FPGA 和 IC,哪个前景更好?怎么选?
fpga开发
FPGA_小田老师1 天前
xilinx原语:ISERDESE2原语详解(串并转换器)
fpga开发·iserdese2·原语·串并转换
tiantianuser1 天前
RDMA设计50: 如何验证网络嗅探功能?
网络·fpga开发·rdma·高速传输·cmac·roce v2
Lzy金壳bing1 天前
基于Vivado平台对Xilinx-7K325t FPGA芯片进行程序在线更新升级
fpga开发·vivado·xilinx
unicrom_深圳市由你创科技1 天前
医疗设备专用图像处理板卡定制
图像处理·人工智能·fpga开发
tiantianuser1 天前
RDMA设计52:构建RoCE v2 高速数据传输系统板级测试平台
fpga开发·rdma·高速传输·cmac·roce v2
luoganttcc2 天前
Taalas 将人工智能模型蚀刻到晶体管上,以提升推理能力
人工智能·fpga开发
国科安芯2 天前
医疗成像设备系统电源芯片国产替代可行性研究
网络·单片机·嵌入式硬件·fpga开发·硬件架构
不是AI2 天前
【电路仿真】【Logisim】二、7408 TTL
单片机·fpga开发