FPGA眼图

一般是指在高速串行链路(SerDes:LVDS/GTX/GTH、PCIe、SATA、Aurora 等)上做的 Eye Diagram(眼图),用来评估链路抖动、噪声、ISI、均衡效果、误码裕量

眼图是什么,怎么看

  • 横轴(UI):时间(一个比特周期)

  • 纵轴:电压(或采样判决值)

  • 眼睛越"开" :时序/电压裕量越大,误码风险越小

    关键指标:

  • Eye Height(眼高):电压裕量

  • Eye Width(眼宽):时序裕量

  • 抖动(RJ/DJ/总抖动)

  • BER 等高线/浴盆曲线(更高级)

1)最常见:用 FPGA SerDes 内置眼扫(IBERT / Eye Scan)

不需要示波器,用芯片内部采样器扫描阈值+相位,生成"统计眼图"。

  • Xilinx :Vivado IBERT(GTX/GTH/GTY),带 Eye Scan、浴盆曲线、PRBS、BER 测试

  • Intel/Altera:Transceiver Toolkit / (旧版) Transceiver Native PHY + Eye viewer/BER

适合:

  • 板级 bring-up

  • 调参(TX swing、pre-emphasis、RX CTLE/DFE、CDR)

  • 快速定位走线/连接器/线缆问题

用示波器/采样示波器测"真实模拟眼图"

需要:

  • 高带宽示波器 + 差分探头/夹具(或 sampling scope)

  • 在 TX 端(或测试点)采样

适合:

  • 需要符合标准(PCIe、SATA 等)做 compliance

  • 想看真实波形(过冲、反射、串扰)

相关推荐
尤老师FPGA2 小时前
HDMI数据的接收发送实验(十)
fpga开发
逻辑诗篇4 小时前
破核拆解:PCIE719——基于Xilinx Zynq UltraScale+的高性能SAS扩展卡设计
fpga开发·架构
逻辑诗篇8 小时前
高性能存储扩展利器|PCIE719 基于Zynq UltraScale+的企业级可编程SAS方案
fpga开发
liuluyang53010 小时前
SV主要关键词详解
fpga开发·uvm·sv
happyDogg_13 小时前
验证环境采样rtl时序数据遇到的问题
fpga开发
unicrom_深圳市由你创科技14 小时前
项目分析和FPGA器件选型外包服务包括哪些内容?别让选错芯片毁了整个项目
fpga开发
Aaron158815 小时前
27DR/47DR/67DR技术对比及应用分析
人工智能·算法·fpga开发·硬件架构·硬件工程·信息与通信·基带工程
my_daling16 小时前
DSMC通信协议理解,以及如何在FPGA上实现DSMC从设备(2)
学习·fpga开发
珞光电子USRP SDR软件无线电平台1 天前
打破通用瓶颈:珞光电子发布 Luowave Driver V2 定制化驱动方案
fpga开发
9527华安1 天前
FPGA实现PCIe数据通信培训课程,提供工程源码+视频教程+FPGA开发板
fpga开发·pcie·视频教程·培训