FPGA眼图

一般是指在高速串行链路(SerDes:LVDS/GTX/GTH、PCIe、SATA、Aurora 等)上做的 Eye Diagram(眼图),用来评估链路抖动、噪声、ISI、均衡效果、误码裕量

眼图是什么,怎么看

  • 横轴(UI):时间(一个比特周期)

  • 纵轴:电压(或采样判决值)

  • 眼睛越"开" :时序/电压裕量越大,误码风险越小

    关键指标:

  • Eye Height(眼高):电压裕量

  • Eye Width(眼宽):时序裕量

  • 抖动(RJ/DJ/总抖动)

  • BER 等高线/浴盆曲线(更高级)

1)最常见:用 FPGA SerDes 内置眼扫(IBERT / Eye Scan)

不需要示波器,用芯片内部采样器扫描阈值+相位,生成"统计眼图"。

  • Xilinx :Vivado IBERT(GTX/GTH/GTY),带 Eye Scan、浴盆曲线、PRBS、BER 测试

  • Intel/Altera:Transceiver Toolkit / (旧版) Transceiver Native PHY + Eye viewer/BER

适合:

  • 板级 bring-up

  • 调参(TX swing、pre-emphasis、RX CTLE/DFE、CDR)

  • 快速定位走线/连接器/线缆问题

用示波器/采样示波器测"真实模拟眼图"

需要:

  • 高带宽示波器 + 差分探头/夹具(或 sampling scope)

  • 在 TX 端(或测试点)采样

适合:

  • 需要符合标准(PCIe、SATA 等)做 compliance

  • 想看真实波形(过冲、反射、串扰)

相关推荐
北京青翼科技3 小时前
【PCIe732】青翼PCIe采集卡-优质光纤卡- PCIe接口-万兆光纤卡
图像处理·人工智能·fpga开发·智能硬件·嵌入式实时数据库
minglie13 小时前
verilog信号命名规范
fpga开发
XINVRY-FPGA6 小时前
中阶FPGA效能红线重新划定! AMD第2代Kintex UltraScale+登场,记忆体频宽跃升5倍
嵌入式硬件·fpga开发·硬件工程·dsp开发·fpga
南檐巷上学12 小时前
基于FPGA的音频信号监测识别系统
fpga开发·音频·verilog·fpga·傅立叶分析·fft·快速傅里叶变换
Aaron158819 小时前
基于RFSOC的数字射频存储技术应用分析
c语言·人工智能·驱动开发·算法·fpga开发·硬件工程·信号处理
碎碎思1 天前
当 FPGA 遇见怀旧计算:486 与 Atari ST 的硬件级重生
fpga开发
数字芯片实验室1 天前
怎么定义芯片上的异步时钟?
单片机·嵌入式硬件·fpga开发
unicrom_深圳市由你创科技1 天前
基于ARM+DSP+FPGA异构计算架构的高速ADC采集卡定制方案
arm开发·fpga开发
北京青翼科技1 天前
高速采集卡丨AD 采集丨 多通道数据采集卡丨高速数据采集系统丨青翼科技FMC 子卡
图像处理·人工智能·fpga开发·信号处理·智能硬件