vivado查看报告和消息2

Vivado 生成的消息
1、综合 log 日志
Vivado 综合 log 日志是 Vivado 综合工具的主要输出 , 其中包括 :
• 所处理的文件 , 包括 :
VHDL
Verilog
System Verilog
XDC
• 每个单元的参数设置
• 含多个驱动程序的信号线
• 未驱动的层级管脚
• 最优化信息
• 黑盒
• 最终原语计数
• 单元使用率 ( 按层级 )
• 运行时间和存储器使用率
2、实现 log 日志
Vivado 实现 log 日志包括如下内容 :
• 有关位置、网表和所使用的约束的信息。
• 逻辑最优化任务。默认情况下 , 该工具运行逻辑最优化例程来生成更小更快的网表。
• 布局阶段以及布局后时序估算 ( 仅限 WNS 和 TNS ) 。
• 布线器阶段以及多项时序估算和估算的布线后时序汇总信息 ( 仅限 WNS 、 TNS 、 WHS 和 THS ) 。
• 每条实现命令和阶段所耗用的时间和存储器。
3、使用 DRC 报告
设计规则检查 (DRC) 用于检查设计并报告常见问题。
设计早期阶段中的" Critical Warnings "在后续实现流程中会转变为" Errors " ( 错误 ) 并阻碍比特流的创建。在上述 综合后设计生成的示例中, 可选" Report DRC " ( DRC 报告 ) 步骤会在报告中将未约束的 I/O 列为" Critical Warning"。布线后设计 DRC 报告也会报告此类" Critical Warnings"。
4、WebTalk 报告
" WebTalk 报告"是在生成比特流期间生成的。此报告可帮助 AMD 了解客户使用 AMD FPGA 器件、软件和 IP 的方 式。由 WebTalk 收集并发送的信息有助于 AMD 改进对客户最重要的功能特性。此报告不收集任何专有信息。

相关推荐
LabVIEW开发1 天前
LabVIEW与FPGA超声探伤
fpga开发·labview·labview功能
cycf1 天前
FPGA设计中的数据存储
fpga开发
FPGA之旅2 天前
FPGA从零到一实现FOC(一)之PWM模块设计
fpga开发·dubbo
XMAIPC_Robot2 天前
基于ARM+FPGA的光栅尺精密位移加速度测试解决方案
arm开发·人工智能·fpga开发·自动化·边缘计算
cycf2 天前
状态机的设计
fpga开发
szxinmai主板定制专家2 天前
【精密测量】基于ARM+FPGA的多路光栅信号采集方案
服务器·arm开发·人工智能·嵌入式硬件·fpga开发
千宇宙航2 天前
闲庭信步使用SV搭建图像测试平台:第三十二课——系列结篇语
fpga开发
千宇宙航3 天前
闲庭信步使用SV搭建图像测试平台:第三十一课——基于神经网络的手写数字识别
图像处理·人工智能·深度学习·神经网络·计算机视觉·fpga开发
小眼睛FPGA3 天前
【RK3568+PG2L50H开发板实验例程】FPGA部分/紫光同创 IP core 的使用及添加
科技·嵌入式硬件·ai·fpga开发·gpu算力
forgeda3 天前
如何将FPGA设计验证效率提升1000倍以上(2)
fpga开发·前沿技术·在线调试·硬件断点·时钟断点·事件断点