FPGA控制AD7606_AD7606解读

目录

一、AD7606解读

AD7606特点:

  1. 8通道同步采样
  2. 模拟通道数为8
  3. 分辨率:16bit,即最小采样的电压为5V/(2^16) = 0,00007V,即数字量的1就代表模拟量的0,00007V,2代表0,00014V
  4. 有效位数ENOB:真正的有效分辨率,实际可以达到的分辨率,一般比手册标注的要低3-4bit,即12-13bit的分辨率。
  5. 数字量输出形式:二进制补码

ADC工作原理:

  1. 采样:对模拟值进行采样

  2. 保持:将开关保持一段时间以将电容充电到采集电压值

  3. 量化 编码:将电压值转化为数字量,积分型、SDR等

采样是8通道同步采样的,但采样值是一个一个通道传递出来的。

CLK OSC:时钟振荡器,反相器级联产生时钟信号

二、引脚说明



重要信号说明:
OS :过采样,采样多个点求平均值
PAR/SERBYTE SEL :并行、串行、字节选择,我们选择并行,设置为0.
STBY :待机模式控制,低电平进入待机模式
CONVST A/B :驱动ADC芯片模拟信号转换为数字信号的引脚,A负责控制低四个通道的转换,B负责高四个通道
RESET :复位,高有效,持续50ns以上
RD/SCLK :读数据控制信号,在并行模式下为RD
CS :片选信号
BUSY :芯片繁忙指示信号
FIRSTDATA :第一通道数据指示信号,表示当前读出的数据为第一通道数据
DB0-DB15:读数据通道

三、时序图

转换过程时序:

t5:CONVSTA/B上升沿之间最大0.5ms

t1:CONVSTA/B上升沿启动后BUSY需要最多40ns才拉高,即用户开启转换后需要等40ns再去读忙信号

t2:最短CONVSTx低电平脉冲25ns

t3:最短CONVSTx高电平脉冲25ns

t4:BUSY下降沿到CS信号下降沿设置时间最小值为0

t7:RESET低电平到CONVSTx高高电平之间最短延迟时间25ns

tRESET:复位高电平脉冲宽度最小为50ns

tCYCLE:1/吞吐速率,并行状态下最大5us

tCONV:转换时间


读数据过程

相关推荐
零一iTEM1 小时前
TPS61088大功率升压模块
嵌入式硬件·硬件工程·学习方法
恒锐丰小吕3 小时前
屹晶微 EG27517 高速低侧单通道驱动芯片技术解析
嵌入式硬件·硬件工程
碎碎思3 小时前
当 FPGA 遇见怀旧计算:486 与 Atari ST 的硬件级重生
fpga开发
恒锐丰小吕4 小时前
屹晶微 EG1416 低压高速低侧单通道驱动芯片技术解析
嵌入式硬件·硬件工程
数字芯片实验室5 小时前
怎么定义芯片上的异步时钟?
单片机·嵌入式硬件·fpga开发
unicrom_深圳市由你创科技6 小时前
基于ARM+DSP+FPGA异构计算架构的高速ADC采集卡定制方案
arm开发·fpga开发
北京青翼科技7 小时前
高速采集卡丨AD 采集丨 多通道数据采集卡丨高速数据采集系统丨青翼科技FMC 子卡
图像处理·人工智能·fpga开发·信号处理·智能硬件
weixin_452077648 小时前
AD 如何快速查看报错
硬件工程
恒锐丰小吕8 小时前
屹晶微 EG27519 高速低侧单通道驱动芯片(带EN使能)技术解析
嵌入式硬件·硬件工程
上海合宙LuatOS9 小时前
LuatOS ——fota 升级教程
开发语言·人工智能·单片机·嵌入式硬件·物联网·php·硬件工程