FPGA控制AD7606_AD7606解读

目录

一、AD7606解读

AD7606特点:

  1. 8通道同步采样
  2. 模拟通道数为8
  3. 分辨率:16bit,即最小采样的电压为5V/(2^16) = 0,00007V,即数字量的1就代表模拟量的0,00007V,2代表0,00014V
  4. 有效位数ENOB:真正的有效分辨率,实际可以达到的分辨率,一般比手册标注的要低3-4bit,即12-13bit的分辨率。
  5. 数字量输出形式:二进制补码

ADC工作原理:

  1. 采样:对模拟值进行采样

  2. 保持:将开关保持一段时间以将电容充电到采集电压值

  3. 量化 编码:将电压值转化为数字量,积分型、SDR等

采样是8通道同步采样的,但采样值是一个一个通道传递出来的。

CLK OSC:时钟振荡器,反相器级联产生时钟信号

二、引脚说明



重要信号说明:
OS :过采样,采样多个点求平均值
PAR/SERBYTE SEL :并行、串行、字节选择,我们选择并行,设置为0.
STBY :待机模式控制,低电平进入待机模式
CONVST A/B :驱动ADC芯片模拟信号转换为数字信号的引脚,A负责控制低四个通道的转换,B负责高四个通道
RESET :复位,高有效,持续50ns以上
RD/SCLK :读数据控制信号,在并行模式下为RD
CS :片选信号
BUSY :芯片繁忙指示信号
FIRSTDATA :第一通道数据指示信号,表示当前读出的数据为第一通道数据
DB0-DB15:读数据通道

三、时序图

转换过程时序:

t5:CONVSTA/B上升沿之间最大0.5ms

t1:CONVSTA/B上升沿启动后BUSY需要最多40ns才拉高,即用户开启转换后需要等40ns再去读忙信号

t2:最短CONVSTx低电平脉冲25ns

t3:最短CONVSTx高电平脉冲25ns

t4:BUSY下降沿到CS信号下降沿设置时间最小值为0

t7:RESET低电平到CONVSTx高高电平之间最短延迟时间25ns

tRESET:复位高电平脉冲宽度最小为50ns

tCYCLE:1/吞吐速率,并行状态下最大5us

tCONV:转换时间


读数据过程

相关推荐
fei_sun9 小时前
逻辑设计概念及Vivado基础
fpga开发
潜创微科技--高清音视频芯片方案开发10 小时前
2026年对拷线芯片实用对比分析:从需求到选型的全维度指南
音视频·硬件工程
发光的沙子11 小时前
FPGA----vitis测试linux程序
fpga开发
初夏正浓15 小时前
一文读懂“JESD204B”之链路建立与xilinx IP仿真
fpga开发·xilinx·jesd204b
天选硬件打工人16 小时前
第二十三篇:【硬件工程师筑基系列 5-2】PCB 设计核心基础 | 叠层设计、焊盘封装与 DFM 可制造性规范
单片机·嵌入式硬件·硬件架构·硬件工程·制造·基带工程
s09071361 天前
【Zynq 进阶一】深度解析 PetaLinux 存储布局:NAND Flash 分区与 DDR 内存分配全攻略
linux·fpga开发·设备树·zynq·nand flash启动·flash分区
Kong_19942 天前
芯片开发学习笔记·二十——时序报告分析
fpga开发·芯片开发
学嵌入式的小杨同学2 天前
STM32 进阶封神之路(三十):IIC 通信深度实战 —— 软件模拟 IIC + 光照传感器(BH1750)全解析(底层时序 + 代码落地)
stm32·单片机·嵌入式硬件·mcu·硬件架构·硬件工程·智能硬件
凌盛羽2 天前
使用python绘图分析电池充电曲线
开发语言·python·stm32·单片机·fpga开发·51单片机
尤老师FPGA2 天前
LVDS系列44:Xilinx Ultrascale系 ADC LVDS接口参考方法(六)
fpga开发