FPGA控制AD7606_AD7606解读

目录

一、AD7606解读

AD7606特点:

  1. 8通道同步采样
  2. 模拟通道数为8
  3. 分辨率:16bit,即最小采样的电压为5V/(2^16) = 0,00007V,即数字量的1就代表模拟量的0,00007V,2代表0,00014V
  4. 有效位数ENOB:真正的有效分辨率,实际可以达到的分辨率,一般比手册标注的要低3-4bit,即12-13bit的分辨率。
  5. 数字量输出形式:二进制补码

ADC工作原理:

  1. 采样:对模拟值进行采样

  2. 保持:将开关保持一段时间以将电容充电到采集电压值

  3. 量化 编码:将电压值转化为数字量,积分型、SDR等

采样是8通道同步采样的,但采样值是一个一个通道传递出来的。

CLK OSC:时钟振荡器,反相器级联产生时钟信号

二、引脚说明



重要信号说明:
OS :过采样,采样多个点求平均值
PAR/SERBYTE SEL :并行、串行、字节选择,我们选择并行,设置为0.
STBY :待机模式控制,低电平进入待机模式
CONVST A/B :驱动ADC芯片模拟信号转换为数字信号的引脚,A负责控制低四个通道的转换,B负责高四个通道
RESET :复位,高有效,持续50ns以上
RD/SCLK :读数据控制信号,在并行模式下为RD
CS :片选信号
BUSY :芯片繁忙指示信号
FIRSTDATA :第一通道数据指示信号,表示当前读出的数据为第一通道数据
DB0-DB15:读数据通道

三、时序图

转换过程时序:

t5:CONVSTA/B上升沿之间最大0.5ms

t1:CONVSTA/B上升沿启动后BUSY需要最多40ns才拉高,即用户开启转换后需要等40ns再去读忙信号

t2:最短CONVSTx低电平脉冲25ns

t3:最短CONVSTx高电平脉冲25ns

t4:BUSY下降沿到CS信号下降沿设置时间最小值为0

t7:RESET低电平到CONVSTx高高电平之间最短延迟时间25ns

tRESET:复位高电平脉冲宽度最小为50ns

tCYCLE:1/吞吐速率,并行状态下最大5us

tCONV:转换时间


读数据过程

相关推荐
第二层皮-合肥21 小时前
基于FPGA的雷达信号处理设计工具包分享
fpga开发·信号处理
美好的事情总会发生1 天前
FPGA的LVDS接口电压
嵌入式硬件·fpga开发·硬件工程·智能硬件
卡奥斯开源社区官方1 天前
量子计算“平价革命”深度解析:AMD破局FPGA方案+中国千比特云服务,技术拐点已至?
fpga开发·量子计算
ོ椿生拥蝶1 天前
EMI电路
硬件工程
贝塔实验室1 天前
译码器的结构
驱动开发·算法·网络安全·fpga开发·硬件工程·信息与通信·信号处理
bnsarocket2 天前
Verilog和FPGA的自学笔记9——呼吸灯
笔记·fpga开发·verilog·自学·硬件编程
国科安芯2 天前
基于AS32A601型MCU芯片的屏幕驱动IC方案的技术研究
服务器·人工智能·单片机·嵌入式硬件·fpga开发
cmc10282 天前
145.vivado采信号时ILA用一个probe要比用多个节约资源
fpga开发
白又白、2 天前
数据cdc (clock domain cross)
fpga开发
FakeOccupational3 天前
fpga系列 HDL : Microchip FPGA开发软件 Libero 中导出和导入引脚约束配置
fpga开发