触发器
数字电路中:分组合逻辑电路与时序逻辑电路两大类
组合逻辑电路的基本单元是门电路(与或非等一些门电路)
时序逻辑电路的基本单元是触发器
触发器与门电路的区别
门电路某一时刻的输出信号完全取决于该时刻的输入信号,无记忆功能
触发器具有记忆功能,能在无信号的情况下保持上一次的信号
触发器的现态与次态
现态:触发器接收输入信号之前的状态
次态:触发器接收输入信号之后的状态
触发器的分类
从电路结构上分
基本触发器
同步触发器
边沿触发器
基本触发器
输入信号直接加入输入端,是触发器的基本电路结构,是构成其他触发器的基础
从逻辑功能分
RS触发器
JK触发器
D触发器
T触发器
T`'触发器(T次触发器)
RS触发器
值位端(set)
复位端(reset)
仿真
RO接低电平,SO接高电平时是0,灯不亮
反只,灯亮
两个都接低电平,报持上次状态
同步触发器
输入信号经过输入门输入,控制门受时钟信号CP控制
时钟R-S触发器
边沿触发器
只在时钟信号CP的上升沿或者下降沿时刻,输入信号才会被接收
JK触发器
凡具有保持,置1,置0,翻转,功能的电路都称为JK型时钟触发器,简称jk触发器
(a)是下降沿触发
(b)是上升沿触发
74LS 112DJK触发器测试电路
异步置位端
图中有取反说明低电平有效(0),当4脚为0电平时,处于置位端那么不管时钟信号还是输入信号为什么,Q输出为1,Q非输出为0
异步清零端
也是低电平有效,当5脚为0电平时,Q输出为0,Q非输出为1
仿真
T触发器
具有保持,翻转功能的电路,T=0 时是保持状态,T=1时是翻转状态的电路,称为T触发器
JK到T
仿真
D触发器
具有置1,置0功能的电路称为D型时钟触发器