FPGA_mipi

1 mipi接口

mipi(移动行业处理器接口,是为高速数据传输量身定做的,旨在解决日益增长的高清图像(视频)传输的高带宽要求与传统接口低速率之间的矛盾。

采用差分信号传输,在设计时需要按照差分设计的一般规则进行严格的设计。

mipi协议提出之际,主要有2个应用,csi(摄像头串行接口),旨在为高清摄像头和应用处理器之间提供一个高速串行接口,和dsi(显示串行接口),旨在为应用处理器和显示设备之间提供一个高速串行接口,这2个协议共用一个物理层协议D-PHY。现如今,mipi被广泛应用于各种嵌入式图像设备中,如智能手机,VR,智能电视,智能可穿戴设备等。

2 mipi与传统摄像头

传统摄像头像素和传输速率均较低,如果想要提高像素与传输速度,就需要提高并口输出时钟和增加传输线的位数。提高并口通信的输出时钟是一种办法,但会导致系统的EMC设计变得越来越困难,而增加传输线的位数不符合小型化趋势。采用Mipi接口的模组,相较于并口,具有速度快,传输数据量大,功耗低,抗干扰性好的优点,可以满足高速高分辨率图像传输的要求。

3 D-PHY介绍

D-PHY的PHY是物理层的含义,在MIPI D-PHY的文档中提到,D-PHY的最初版的设计目标是500M/s,而D是罗马数字中500的意思。

D-PHY是一种高速低功耗的源同步物理层,由于采用了高功效设计,非常适合功耗大的电池供电使用,它里面同时包含有助于实现高功效和低功耗模块,载荷数据(图像数据)使用高速模块,控制和状态信号的发送(在照相机/显示器和应用处理器之间)使用的是低功耗模块,它具有在单个数据包脉冲中发送高速和低功耗数据的特殊能力。低功耗有助于节省功耗,高速模块则有助于实现高清晰度照片质量数据信号要求的较高带宽。

D-PHY协议最多支持5个Lane通道(一个时钟Lane,四个数据Lane),最少需要2个Lane(一个时钟Lane,一个数据Lane)

相关推荐
FPGA技术实战1 小时前
《探索Zynq MPSoC》学习笔记(二)
fpga开发·mpsoc
ftswsfb7 小时前
【系统架构设计师(第2版)】七、系统架构设计基础知识
系统架构
bigbig猩猩12 小时前
FPGA(现场可编程门阵列)的时序分析
fpga开发
Terasic友晶科技17 小时前
第2篇 使用Intel FPGA Monitor Program创建基于ARM处理器的汇编或C语言工程<二>
fpga开发·汇编语言和c语言
码农阿豪18 小时前
基于Zynq FPGA对雷龙SD NAND的测试
fpga开发·sd nand·spi nand·spi nand flash·工业级tf卡·嵌入式tf卡
江山如画,佳人北望18 小时前
EDA技术简介
fpga开发
淘晶驰AK18 小时前
电子设计竞赛准备经历分享
嵌入式硬件·fpga开发
最好有梦想~18 小时前
FPGA时序分析和约束学习笔记(4、IO传输模型)
笔记·学习·fpga开发
檀越剑指大厂20 小时前
【基于Zynq FPGA对雷龙SD NAND的测试】
fpga开发
找了一圈尾巴20 小时前
架构师备考-架构基本概念
架构·系统架构