FPGA_mipi

1 mipi接口

mipi(移动行业处理器接口,是为高速数据传输量身定做的,旨在解决日益增长的高清图像(视频)传输的高带宽要求与传统接口低速率之间的矛盾。

采用差分信号传输,在设计时需要按照差分设计的一般规则进行严格的设计。

mipi协议提出之际,主要有2个应用,csi(摄像头串行接口),旨在为高清摄像头和应用处理器之间提供一个高速串行接口,和dsi(显示串行接口),旨在为应用处理器和显示设备之间提供一个高速串行接口,这2个协议共用一个物理层协议D-PHY。现如今,mipi被广泛应用于各种嵌入式图像设备中,如智能手机,VR,智能电视,智能可穿戴设备等。

2 mipi与传统摄像头

传统摄像头像素和传输速率均较低,如果想要提高像素与传输速度,就需要提高并口输出时钟和增加传输线的位数。提高并口通信的输出时钟是一种办法,但会导致系统的EMC设计变得越来越困难,而增加传输线的位数不符合小型化趋势。采用Mipi接口的模组,相较于并口,具有速度快,传输数据量大,功耗低,抗干扰性好的优点,可以满足高速高分辨率图像传输的要求。

3 D-PHY介绍

D-PHY的PHY是物理层的含义,在MIPI D-PHY的文档中提到,D-PHY的最初版的设计目标是500M/s,而D是罗马数字中500的意思。

D-PHY是一种高速低功耗的源同步物理层,由于采用了高功效设计,非常适合功耗大的电池供电使用,它里面同时包含有助于实现高功效和低功耗模块,载荷数据(图像数据)使用高速模块,控制和状态信号的发送(在照相机/显示器和应用处理器之间)使用的是低功耗模块,它具有在单个数据包脉冲中发送高速和低功耗数据的特殊能力。低功耗有助于节省功耗,高速模块则有助于实现高清晰度照片质量数据信号要求的较高带宽。

D-PHY协议最多支持5个Lane通道(一个时钟Lane,四个数据Lane),最少需要2个Lane(一个时钟Lane,一个数据Lane)

相关推荐
XINVRY-FPGA1 天前
XC7VX690T-2FFG1157I Xilinx AMD Virtex-7 FPGA
arm开发·人工智能·嵌入式硬件·深度学习·fpga开发·硬件工程·fpga
数据与后端架构提升之路1 天前
系统架构设计师常见高频考点总结之案例题
系统架构
Terasic友晶科技1 天前
【案例展示】友晶科技全息传感器桥接解决方案
科技·fpga开发·holoscan·agilex 5·terasic
学习永无止境@1 天前
Verilog中有符号数计算
图像处理·算法·fpga开发
学习永无止境@1 天前
Sobel边缘检测的MATLAB实现
图像处理·opencv·算法·计算机视觉·fpga开发
灵机一物1 天前
灵机一物AI原生电商小程序(已上线)-AI全链路自动化!内容推广系统架构解析(附落地细节)
人工智能·系统架构·自动化·内容推广
fei_sun1 天前
数字芯片流程
fpga开发
YaraMemo1 天前
射频链的构成
5g·fpga开发·信息与通信·信号处理·射频工程
fei_sun1 天前
逻辑设计工程技术基础
fpga开发
fei_sun1 天前
有限状态机设计基础
fpga开发