FPGA_mipi

1 mipi接口

mipi(移动行业处理器接口,是为高速数据传输量身定做的,旨在解决日益增长的高清图像(视频)传输的高带宽要求与传统接口低速率之间的矛盾。

采用差分信号传输,在设计时需要按照差分设计的一般规则进行严格的设计。

mipi协议提出之际,主要有2个应用,csi(摄像头串行接口),旨在为高清摄像头和应用处理器之间提供一个高速串行接口,和dsi(显示串行接口),旨在为应用处理器和显示设备之间提供一个高速串行接口,这2个协议共用一个物理层协议D-PHY。现如今,mipi被广泛应用于各种嵌入式图像设备中,如智能手机,VR,智能电视,智能可穿戴设备等。

2 mipi与传统摄像头

传统摄像头像素和传输速率均较低,如果想要提高像素与传输速度,就需要提高并口输出时钟和增加传输线的位数。提高并口通信的输出时钟是一种办法,但会导致系统的EMC设计变得越来越困难,而增加传输线的位数不符合小型化趋势。采用Mipi接口的模组,相较于并口,具有速度快,传输数据量大,功耗低,抗干扰性好的优点,可以满足高速高分辨率图像传输的要求。

3 D-PHY介绍

D-PHY的PHY是物理层的含义,在MIPI D-PHY的文档中提到,D-PHY的最初版的设计目标是500M/s,而D是罗马数字中500的意思。

D-PHY是一种高速低功耗的源同步物理层,由于采用了高功效设计,非常适合功耗大的电池供电使用,它里面同时包含有助于实现高功效和低功耗模块,载荷数据(图像数据)使用高速模块,控制和状态信号的发送(在照相机/显示器和应用处理器之间)使用的是低功耗模块,它具有在单个数据包脉冲中发送高速和低功耗数据的特殊能力。低功耗有助于节省功耗,高速模块则有助于实现高清晰度照片质量数据信号要求的较高带宽。

D-PHY协议最多支持5个Lane通道(一个时钟Lane,四个数据Lane),最少需要2个Lane(一个时钟Lane,一个数据Lane)

相关推荐
C澒16 分钟前
前端整洁架构(Clean Architecture)实战解析:从理论到 Todo 项目落地
前端·架构·系统架构·前端框架
C澒1 小时前
前端分层架构实战:DDD 与 Clean Architecture 在大型业务系统中的落地路径与项目实践
前端·架构·系统架构·前端框架
南檐巷上学2 小时前
基于FPGA的正弦信号发生器、滤波器的设计(DAC输出点数受限条件下的完整正弦波产生器)
fpga开发·数字信号处理·dsp·dds
皮卡丘不断更4 小时前
告别“金鱼记忆”:SwiftBoot v0.1.5 如何给 AI 装上“永久项目大脑”?
人工智能·系统架构·ai编程
成茂峰4 小时前
软考高级·系统架构设计师 | 四、信息技术安全知识
安全·信息安全·系统架构·架构设计师
牵牛老人5 小时前
【Qt 开发后台服务避坑指南:从库存管理系统开发出现的问题来看后台开发常见问题与解决方案】
开发语言·qt·系统架构
嵌入式-老费6 小时前
Linux Camera驱动开发(fpga + csi rx/csi tx)
fpga开发
行走正道7 小时前
CANN仓库日志系统架构 分级日志与性能开销优化源码解读
系统架构·cann
ALINX技术博客18 小时前
【202601芯动态】全球 FPGA 异构热潮,ALINX 高性能异构新品预告
人工智能·fpga开发·gpu算力·fpga
若风的雨1 天前
【deepseek 学习】RT-Thread 简介
系统架构