【FPGA】正原子XC7A35T

25_实战篇:时钟IP核MMCM(第一讲:时钟资源讲解)_哔哩哔哩_bilibili

25时钟IP核MMCM

7系列的时钟资源

bufferG

bufferR

下图可视为一个FPGA(官方手册)

4

MRCC,SRCC

全局时钟:MRCC P

差分时钟:MRCC P,N

单时钟:接P

MMCM可以实现动态的调整,输出反向,PLL不行。除了这一点,两者完全相同

实战

选项卡分析

frequency sythesis:输出不同频率的时钟

phase alignment:相位关系

dynamic recording:动态调整输出时钟频率

safe clock startup:只有在输出稳定的时候有时钟

minimize power:电源优化

dynamic phase shift:动态调整输出时钟相位

相关推荐
Chipi Chipi8 小时前
FPGA即插即用Verilog驱动系列——串口数据、命令解析
fpga开发
FPGA_ADDA17 小时前
基于 AMDXCVU47P HBM2 FPGA 的 2 路 100G 光纤 PCIe 高性能计算加速卡
fpga开发·vu47p·100g光纤pcie·高性能计算加速卡
霖0019 小时前
高级项目——基于FPGA的串行FIR滤波器
人工智能·经验分享·matlab·fpga开发·信息与通信·信号处理
I'm a winner19 小时前
FPGA+护理:跨学科发展的探索(四)
笔记·fpga开发
霖0020 小时前
FPGA的PS基础1
数据结构·人工智能·windows·git·算法·fpga开发
燎原星火*1 天前
FPGA信号处理实战
fpga开发
ShiMetaPi2 天前
紫光同创Logos2+RK3568JHF开发板:国产异构计算平台的破局者
嵌入式硬件·fpga开发·鸿蒙系统·树莓派
范纹杉想快点毕业3 天前
C 语言主控开发与显控开发能力体系及技术栈详解,STM32、QT、嵌入式、边缘系统显示
stm32·单片机·tcp/ip·microsoft·fpga开发·51单片机·wpf
秋风战士3 天前
通信算法之306:精通FPGA-笔记核心
笔记·fpga开发
微小冷3 天前
OV5640 相机开发流程
fpga开发·verilog·ov5640·双目相机·相机开发