从迷茫自学到稳定入行:我的 FPGA 上岸全过程

大家好,我是宸极10 期的学员小L,很高兴在这里和大家分享一下自己的学习和求职经历。

我毕业于一所双非本科院校,目前入职一个月,年薪 20W+。对我来说,这个结果已经非常满足了,接下来三个月的试用期,对我来说更重要的是尽快把能力补齐,在岗位上站稳脚跟。

下面我想把自己的学习过程和找工作的一些真实经历分享出来,希望能对正在学习 FPGA,或者正处在迷茫期的同学有所帮助。

最初的选择

我本科专业是电子信息工程,应届求职时的目标就是数字电路和可编程逻辑方向,但在秋招、春招过程中,真正对口的 FPGA 岗位并不多,大多数还是偏硬件测试、嵌入式应用开发。

当时也面过几家和 FPGA 相关的公司,但要么偏应用支持,要么对项目经验要求较高,与我最初想走的纯开发路线有些差距。

最终,我选择放弃应届身份,转向社招路线。这一步并不适合所有人,也不建议轻易模仿,我是综合自身情况后做出的决定,大家一定要珍惜自己的应届机会。

因为本身是半科班出身,有一定数电、模电、EDA 基础,我最开始选择自学 FPGA。看书、刷教程、跑开发板,一段时间下来,才发现问题越来越多:方向杂、体系乱、项目拼不起来。

Vivado、时序约束、AXI、DDR、PCIe,每一个单独拿出来都能学很久,但拼在一起时,却不知道怎么真正做项目。那段时间走了不少弯路,也反复怀疑过自己的选择。

后来,我女朋友在小红书上看到他们的相关文章,我点进去看了几篇,发现内容相对务实,不是那种纯营销风格,就抱着试试看的心态咨询了一下。

和老师沟通之后,基本明确了自己的发展方向,也意识到自己已经没有太多时间再去反复试错,于是决定系统性学习 FPGA 开发,往工程岗位靠拢。

因为开班时间问题,我当时是插班进入课程的。班主任也根据我的基础情况,帮我调整了学习节奏,让我尽快跟上进度。

课程老师基本都是一线工程师出身,讲课时会结合真实项目讲设计思路、踩坑经验,而不是只讲工具操作。

课程支持回放,平时有问题可以找助教和老师答疑,就业老师也会同步指导简历修改、面试准备,并推荐合作企业的岗位资源。

学习经历

前期主要是 Linux 基础、数电回顾和 HDL 规范训练,这部分我本科接触过,所以适应得比较快。

真正难的是后面的系统级开发。

从模块设计、时序约束、IP 集成,到高速接口调试、板级联调,每一步都需要反复练习。很多时候不是"听懂了",而是"能不能跑通"。

时序分析、跨时钟域处理、资源优化,这些内容刚接触时非常容易混乱。

好在课程里配套了大量实验课,要求我们从零搭系统,把理论一点点落到工程里。中间也会穿插阶段答疑课,帮我们把容易混淆的地方重新梳理一遍。

后期还有模拟面试和项目复盘,让我们逐渐适应企业的技术考察方式。

在培训后期,我们完整跑了一个偏系统级的 FPGA 项目,包括接口设计、逻辑实现、时序收敛和板级验证,周期一个多月。

那段时间基本每天都在调波形、改约束、查文档,每节课我都会做笔记。后来回头看,现在这份工作能顺利拿下,很大程度上就是靠这个项目撑起来的。

整体来说,学习阶段的安排比较完整,从基础、工具、实战到项目总结,都有对应环节,不是学完就结束。

找工作经历

项目结束后,我没有马上大量投简历。一方面还在继续打磨项目文档,另一方面,当时行业环境整体偏谨慎。

过完年后,我发现招聘平台上的 FPGA 岗位明显多了一些,也开始有企业重新扩招,于是正式开始投简历,主要集中在 BOSS 直聘和猎聘。

这个过程对心态是个不小的考验。

投出去的简历,大部分没有回应,少数有面试机会,也未必能走到终面。中间也经历过几次"感觉聊得不错,最后却没消息"的情况。

反复调整简历、复盘面试问题、补短板,是那段时间的常态。

后来终于有一家公司的流程比较顺利,技术面、主管面都通过了,也给了正式 offer。我基本没有犹豫就接受了。

对双非本科背景来说,这个薪资和岗位匹配度已经超出预期,更重要的是方向比较稳定,有成长空间。

整体来看,走到现在,更多还是靠长期积累和耐心坚持。

总结

回顾这段经历,学习 FPGA 对我来说是一条不轻松的路,中途有过迷茫,也有过动摇,但最终还是坚持走下来了。

系统学习加上真实项目训练,让我逐步建立起工程思维,而不是停留在"会写代码、会点 IP"的阶段。

这段经历不仅让我顺利进入行业,也让我对后续发展有了更清晰的认识。

对于非应届、在职转行的同学来说,一边工作一边学确实更难,但至少有稳定收入,心理压力会小很多。不太建议轻易脱产,除非条件非常成熟。

FPGA 这条路,本身就是长期积累型路线,没有速成。行业里普遍需要 2~3 年时间才能真正站稳脚跟,需要提前做好持续学习的心理准备。

只要方向对、方法对,愿意长期投入,最终都会慢慢走到属于自己的位置上。

相关推荐
忙什么果8 小时前
上位机、下位机、FPGA、算法放在哪层合适?
算法·fpga开发
芯门17 小时前
FPGA商用级ISP(二):镜头阴影校正(LSC)的网格增益插值与并行硬件架构实现
图像处理·fpga开发·isp
Felven19 小时前
corundum 40G开源网卡测试结果
fpga开发·性能测试·dds·开源网卡·mqnic
顾知行19 小时前
ABB PC D230 3BHE022291R0101 励磁CCM测量板
fpga开发·abb·abb励磁
芯门20 小时前
FPGA商用级ISP:动态坏点校正(DPCC)的滑窗架构与并行判决实现
图像处理·fpga开发·isp
碎碎思2 天前
双管齐下筑优势 AMD 扩容中端 FPGA 阵营并延至 2045 + 长期供货
fpga开发
绿算技术2 天前
【无标题】
数据库·人工智能·科技·算法·fpga开发·硬件架构
FPGA技术联盟2 天前
DO‑254 物理测试到底在“测什么”?
fpga开发
FPGA小c鸡2 天前
FPGA中的DSP与AI融合:从硬件加速到推理部署完全指南(附实战案例)
人工智能·fpga开发