NI USRP RIO软件无线电

NI USRP RIO软件无线电

NI USRP RIO是SDR游戏规则的改变者,它为无线通信设计人员提供了经济实惠的SDR和前所不高的性能,可帮助开发下一代5G无线通信系统。"USRP RIO"是一个术语,用于描述包含FPGA的USRP软件定义无线电设备,例如USRP-294x和USRP-295x。这些设备具有先进的2x2MIMO RF收发仪,以及LabVIEW可编程DSP的Kintex7FPGA。LabVIEW提供了统一的设计流程,使无线通信研究人员能够更快速地进行原型设计,并显著缩短获得结果的时间。NI USRP RIO通过提供性能和简化软件工具流程的最佳平衡,使SDR原型验证更易于实现,从而提供了改进的用户体验,使SDR原型验证更易于实现。它非常适合广泛的应用领域,包括5G无线通信、大规模MIMO、频谱监测等。

USRP RIO架构

NIUSRP RIO软件定义无线电平台将两个全双工发射和接收通道与40MHz/通道的实时带宽和一个面向DSP的大型Kintex7FPGA集成在一个半1U机架安装的外形中。模拟射频前端通过时钟频率为120MS/s的双ADC和DAC与大型Kintex7410TFPGA连接。

每个射频通道都包括一个开关,允许使用TX1RX1端口在单个天线上进行时分双工(TDD)操作,或使用两个端口TX1和RX2进行频分双工(FDD)操作。

USRPRIO设备具有50MHz至6GHz的频率选项,并带有用户可编程数字IO线,用于控制外部设备。Kintex7 FPGA是一款可重配置的LabVIEW FPGA终端,集成了DSP48协处理,可实现高速率、低延迟应用。PCIe Expressx4连接回系统控制器,可以高达800MB/s的速度将流数据传输回台式机或PXI机箱,以200MB/s的速度传输到笔记本电脑。该连接可将多达17个USRP RIO设备连接回一个PXIExpress机箱,然后可以以菊花链方式连接在一起,从而实现高带宽、高通道数的应用。

完整内容包括如下部分,参见word文件中的附件《Overview of the NI USRP RIOSoftware Defined Radio - NI》

USRPRIO 架构

优化的射频性能

定时和时钟分配

连接选项

NI USRP软件 驱动程序

代码共享社区

这是LabVIEW的一个功能介绍,更多的使用方法与开发案例,欢迎登录官网,了解更多信息。有需要LabVIEW项目合作开发,请与我们联系。

厂家没有提供LabVIEW的例子。根据通讯协议的相关的说明,编写了适合项目的程序。程序截图如下所示。

相关资料说明,如下所示。

相关推荐
XINVRY-FPGA1 天前
XCVP1802-2MSILSVC4072 AMD Xilinx Versal Premium Adaptive SoC FPGA
人工智能·嵌入式硬件·fpga开发·数据挖掘·云计算·硬件工程·fpga
9527华安2 天前
国产安路FPGA开发设计培训课程,提供开发板+工程源码+视频教程+技术支持
fpga开发·fpga·安路·视频教程·培训·安路fpga
UVM_ERROR2 天前
硬件设计实战:解决Valid单拍采样失效问题(附非阻塞赋值与时序对齐核心要点)
驱动开发·fpga开发·github·芯片
brave and determined2 天前
可编程逻辑器件学习(day36):从沙粒到智能核心:芯片设计、制造与封装的万字全景解析
fpga开发·制造·verilog·fpga·芯片设计·硬件设计·芯片制造
步达硬件3 天前
【FPGA】FPGA开发流程
fpga开发
我爱C编程3 天前
【仿真测试】基于FPGA的完整16QAM通信链路实现,含频偏锁定,帧同步,定时点,Viterbi译码,信道,误码统计
fpga开发·16qam·帧同步·卷积编码·viterbi译码·维特比译码·频偏锁定
s09071364 天前
ZYNQ DMA to UDP 数据传输系统设计文档
网络协议·fpga开发·udp
燎原星火*4 天前
QSPI IP核 基本参数
fpga开发
XINVRY-FPGA4 天前
XCVU9P-2FLGC2104I Xilinx AMD Virtex UltraScale+ FPGA
嵌入式硬件·机器学习·计算机视觉·fpga开发·硬件工程·dsp开发·fpga
FPGA_小田老师4 天前
FPGA Debug:PCIE一直自动重启(link up一直高低切换)
fpga开发·pcie debug·pcie初始化问题