【INTEL(ALTERA)】为什么 F-tile Serial Lite IV FPGA IP 设计示例会失败

说明

由于Intel Agilex® 7 FPGA I 系列收发器-SoC 开发套件的时钟控制器 GUI 存在问题,当您需要配置芯片 Si5332 的 OUT1 时钟频率时,您可能会发现 F-tile Serial Lite IV 英特尔® FPGA IP设计示例失败。这是因为此 Si5332 GUI 存在问题;无法准确配置 OUT1 频率。

如果您使用 Intel Agilex® 7 FPGA 系列收发器-SoC 开发套件,您的设计使用 Si5332 OUT1 时钟,并且需要更改默认频率 166.66 MHz,则所有 Intel Agilex® 7 F-tile IP 设计都可能会出现类似的故障。


解决方法

要变通解决此问题,应避免直接使用"设置"按钮设置

OUT1 频率。您需要使用"导入"按钮准确设置 Si5332 OUT1 时钟频率。

导入函数 txt 文件可以使用 ClockBuilder Pro 软件导出。附上示例 si5332 项目和 si5332-project.txt 文件以供参考。

相关推荐
ZPC821010 天前
docker 镜像备份
人工智能·算法·fpga开发·机器人
ZPC821010 天前
docker 使用GUI ROS2
人工智能·算法·fpga开发·机器人
tiantianuser10 天前
RDMA设计53:构建RoCE v2 高速数据传输系统板级测试平台2
fpga开发·rdma·高速传输·cmac·roce v2
博览鸿蒙10 天前
FPGA 和 IC,哪个前景更好?怎么选?
fpga开发
FPGA_小田老师10 天前
xilinx原语:ISERDESE2原语详解(串并转换器)
fpga开发·iserdese2·原语·串并转换
tiantianuser10 天前
RDMA设计50: 如何验证网络嗅探功能?
网络·fpga开发·rdma·高速传输·cmac·roce v2
Lzy金壳bing10 天前
基于Vivado平台对Xilinx-7K325t FPGA芯片进行程序在线更新升级
fpga开发·vivado·xilinx
unicrom_深圳市由你创科技10 天前
医疗设备专用图像处理板卡定制
图像处理·人工智能·fpga开发
tiantianuser10 天前
RDMA设计52:构建RoCE v2 高速数据传输系统板级测试平台
fpga开发·rdma·高速传输·cmac·roce v2
luoganttcc11 天前
Taalas 将人工智能模型蚀刻到晶体管上,以提升推理能力
人工智能·fpga开发