【INTEL(ALTERA)】为什么 F-tile Serial Lite IV FPGA IP 设计示例会失败

说明

由于Intel Agilex® 7 FPGA I 系列收发器-SoC 开发套件的时钟控制器 GUI 存在问题,当您需要配置芯片 Si5332 的 OUT1 时钟频率时,您可能会发现 F-tile Serial Lite IV 英特尔® FPGA IP设计示例失败。这是因为此 Si5332 GUI 存在问题;无法准确配置 OUT1 频率。

如果您使用 Intel Agilex® 7 FPGA 系列收发器-SoC 开发套件,您的设计使用 Si5332 OUT1 时钟,并且需要更改默认频率 166.66 MHz,则所有 Intel Agilex® 7 F-tile IP 设计都可能会出现类似的故障。


解决方法

要变通解决此问题,应避免直接使用"设置"按钮设置

OUT1 频率。您需要使用"导入"按钮准确设置 Si5332 OUT1 时钟频率。

导入函数 txt 文件可以使用 ClockBuilder Pro 软件导出。附上示例 si5332 项目和 si5332-project.txt 文件以供参考。

相关推荐
FPGA-ADDA3 小时前
第二篇:RFSoC芯片架构详解——处理系统(PS)与可编程逻辑(PL)
嵌入式硬件·fpga开发·信号处理·fpga·47dr
fei_sun4 小时前
同步FIFO
fpga开发
水云桐程序员8 小时前
电子自动化技术(EDA技术)FPGA概述
运维·fpga开发·自动化
lf2824814318 小时前
05 AD9361 LVDS数字接口简介
fpga开发
Flamingˢ9 小时前
ZYNQ+OV5640+VDMA+HDMI视频链路搭建实录:从摄像头采集到实时显示
arm开发·嵌入式硬件·fpga开发·vim·音视频
Flamingˢ10 小时前
基于 FPGA 的帧间差分运动检测
人工智能·目标跟踪·fpga开发
fei_sun10 小时前
时序逻辑电路设计基础
fpga开发
知识充实人生1 天前
FPGA设计杂谈之十一:时序报告中时钟的上升沿与下降沿详解
fpga开发·时序分析·rise·fall·negedge·posedge
FPGA小迷弟2 天前
FPGA工程师面试题汇总(二十五)
网络协议·tcp/ip·fpga开发·verilog·fpga
Flamingˢ2 天前
ZYNQ + OV5640 + HDMI 视频系统调试记录:一次 RGB888 与 RGB565 引发的黑屏问题
arm开发·嵌入式硬件·fpga开发·vim·音视频