新版 Vivado 2024.1分享(附安装包)

Vivado新版本来了,文末附下载方法。

Vivado 2024.1版本的亮点主要集中在多个方面的功能增强和优化上。

Vivado 2024.1版主要亮点:

  1. 通用访问与性能提升
    • MicroBlaze™ V软处理器(基于RISC V开源ISA)提供了更广泛的通用访问能力。
    • 对于Versal器件,QoR(FMAX)得到了显著增强,有助于提升系统性能。
  2. 时钟与物理优化
    • 针对multi-SLR Versal器件,整个SLR边界的时钟与P&R物理优化期间提供了由用户控制的重定时和时钟树选择功能,这有助于最大程度减小时钟偏差。
  3. Dynamic Function eXchange (DFX) 提升
    • 增强了DFX设计的报告,有助于设计收敛。
    • 为串列配置以及针对Versal SSIT器件的DFX增加了支持,满足PCIe®时序要求。
  4. Power Design Manager增强
    • 新增了Zynq™ RFSoC系列支持,提供了更全面的功耗管理选项。
    • 提供了面向假设分析及功耗类别可视化的内建图形,并添加了将PDM内容导出到电子数据表的功能,以实现信息快速共享。
  5. 用户界面与工具增强
    • 新增GUI窗口,为IPI中的Versal器件实现汇源地址路径的可视化。
    • BD (IPI)中的手动分配地址锁定功能增强了设计的灵活性。
    • 为Versal器件中的DFX平面图提供了增强的可视化功能。
    • 在Versal单片器件的相同设计中增加了对Tandem+DFX的支持。
  6. IP与仿真支持
    • 为UltraScale+器件中的Queue DMA IP扩展了对Tandem配置的支持。
    • 为SystemC用户提供了Vivado仿真器VCD支持,增强了与其他仿真环境的兼容性。
  7. 平均QoR提升
    • 使用Intelligent Design Runs*,Versal™自适应SoC的平均QoR提升了8%,UltraScale+ FPGA的平均QoR提升了13%,显著提高了设计效率和性能。
  8. 多线程支持
    • 在PDM中为Versal器件的比特流生成扩展了多线程支持,提高了生成效率。
    • 通过多线程支持加速器件映像生成,进一步提升了设计流程的速度。

公众号后台回复:Vivado2024.1

相关推荐
博览鸿蒙7 小时前
FPGA 设计全流程科普,要用到的开发工具有哪些?
fpga开发
雨洛lhw11 小时前
相位可调分频器实现精准时钟同步
fpga开发·时间同步·时钟分频·相位可调
碎碎思18 小时前
KRS(Kratos Robotics Stack):让 Zynq / FPGA 机器人开发真正“跑”起来
fpga开发·机器人
Terasic友晶科技20 小时前
Altera FPGA 的 Avalon MM总线接口规范介绍(精简版)
fpga开发·接口·sopc·avalon总线
啊阿狸不会拉杆20 小时前
《数字信号处理》第10章-数字信号处理中的有限字长效应
算法·matlab·fpga开发·信号处理·数字信号处理·dsp
雨洛lhw2 天前
24bit AD采样高效数据打包方案解析
fpga开发·数据打包方式·ddr突发读写注意事项
XiaoChaoZhiNeng2 天前
Xilinx Vivado18.3 Modelsim 库编译与仿真
fpga开发
Flamingˢ2 天前
FPGA 显示系统学习路线:从 VGA 到 RGB TFT
学习·fpga开发
tiantianuser2 天前
RDMA设计37:RoCE v2 子系统模型设计
fpga开发·rdma·高速传输·cmac·roce v2
8K超高清2 天前
博冠8K广播级讯道摄像机获国际设计大奖
网络·算法·fpga开发·接口隔离原则·智能硬件