新版 Vivado 2024.1分享(附安装包)

Vivado新版本来了,文末附下载方法。

Vivado 2024.1版本的亮点主要集中在多个方面的功能增强和优化上。

Vivado 2024.1版主要亮点:

  1. 通用访问与性能提升
    • MicroBlaze™ V软处理器(基于RISC V开源ISA)提供了更广泛的通用访问能力。
    • 对于Versal器件,QoR(FMAX)得到了显著增强,有助于提升系统性能。
  2. 时钟与物理优化
    • 针对multi-SLR Versal器件,整个SLR边界的时钟与P&R物理优化期间提供了由用户控制的重定时和时钟树选择功能,这有助于最大程度减小时钟偏差。
  3. Dynamic Function eXchange (DFX) 提升
    • 增强了DFX设计的报告,有助于设计收敛。
    • 为串列配置以及针对Versal SSIT器件的DFX增加了支持,满足PCIe®时序要求。
  4. Power Design Manager增强
    • 新增了Zynq™ RFSoC系列支持,提供了更全面的功耗管理选项。
    • 提供了面向假设分析及功耗类别可视化的内建图形,并添加了将PDM内容导出到电子数据表的功能,以实现信息快速共享。
  5. 用户界面与工具增强
    • 新增GUI窗口,为IPI中的Versal器件实现汇源地址路径的可视化。
    • BD (IPI)中的手动分配地址锁定功能增强了设计的灵活性。
    • 为Versal器件中的DFX平面图提供了增强的可视化功能。
    • 在Versal单片器件的相同设计中增加了对Tandem+DFX的支持。
  6. IP与仿真支持
    • 为UltraScale+器件中的Queue DMA IP扩展了对Tandem配置的支持。
    • 为SystemC用户提供了Vivado仿真器VCD支持,增强了与其他仿真环境的兼容性。
  7. 平均QoR提升
    • 使用Intelligent Design Runs*,Versal™自适应SoC的平均QoR提升了8%,UltraScale+ FPGA的平均QoR提升了13%,显著提高了设计效率和性能。
  8. 多线程支持
    • 在PDM中为Versal器件的比特流生成扩展了多线程支持,提高了生成效率。
    • 通过多线程支持加速器件映像生成,进一步提升了设计流程的速度。

公众号后台回复:Vivado2024.1

相关推荐
XINVRY-FPGA8 小时前
XCVP1802-2MSILSVC4072 AMD Xilinx Versal Premium Adaptive SoC FPGA
人工智能·嵌入式硬件·fpga开发·数据挖掘·云计算·硬件工程·fpga
9527华安1 天前
国产安路FPGA开发设计培训课程,提供开发板+工程源码+视频教程+技术支持
fpga开发·fpga·安路·视频教程·培训·安路fpga
UVM_ERROR1 天前
硬件设计实战:解决Valid单拍采样失效问题(附非阻塞赋值与时序对齐核心要点)
驱动开发·fpga开发·github·芯片
brave and determined1 天前
可编程逻辑器件学习(day36):从沙粒到智能核心:芯片设计、制造与封装的万字全景解析
fpga开发·制造·verilog·fpga·芯片设计·硬件设计·芯片制造
步达硬件2 天前
【FPGA】FPGA开发流程
fpga开发
我爱C编程2 天前
【仿真测试】基于FPGA的完整16QAM通信链路实现,含频偏锁定,帧同步,定时点,Viterbi译码,信道,误码统计
fpga开发·16qam·帧同步·卷积编码·viterbi译码·维特比译码·频偏锁定
s09071363 天前
ZYNQ DMA to UDP 数据传输系统设计文档
网络协议·fpga开发·udp
燎原星火*3 天前
QSPI IP核 基本参数
fpga开发
XINVRY-FPGA3 天前
XCVU9P-2FLGC2104I Xilinx AMD Virtex UltraScale+ FPGA
嵌入式硬件·机器学习·计算机视觉·fpga开发·硬件工程·dsp开发·fpga
FPGA_小田老师3 天前
FPGA Debug:PCIE一直自动重启(link up一直高低切换)
fpga开发·pcie debug·pcie初始化问题