【Verilog】第一章作业

1.(填空题)下图数字集成电路设计流程中空白处缺少的两部分功能分别是 和 。

(1) RTL编码

(2) 功能验证

2.(填空题)HDL发展至今,已出现了上百种硬件描述语言,_______和________是目前主要的两种硬件描述语言。

(1) VHDL

(2) Verilog HDL

3. (填空题)名词解释:1、HDL 2、EDA 3、VLSI 4、ASIC 5、FPGA 6、CPLD 7、IP

(1) 硬件描述语言

(2) 电子设计自动化

(3) 超大规模集成电路

(4) 专用集成电路

(5) 现场可编程门阵列

(6) 复杂可编程逻辑器件

(7) 知识产权

(1) Hardware Description Language;硬件描述语言

(2) Electronic Design Automation;电子设计自动化

(3) Very Large Scale Integrated;超大规模集成电路

(4) Application Specific Integrated Circuit;专用集成电路

(5) Field Programmable Gate Array;现场可编程门阵列

(6) Complex Programmable Logic Device;复杂可编程逻辑器件

(7) Intellectual Property;知识产权

4. (单选题)下面那个是可以用verilog语言描述,不能用VHDL语言进行描述的级别?

  • A. 开关级
  • B. 寄存器传输级
  • C. 门级
  • D. 算法级
  • E. 系统级

正确答案: A:开关级;

相关推荐
UVM_ERROR3 小时前
硬件设计实战:解决Valid单拍采样失效问题(附非阻塞赋值与时序对齐核心要点)
驱动开发·fpga开发·github·芯片
brave and determined4 小时前
可编程逻辑器件学习(day36):从沙粒到智能核心:芯片设计、制造与封装的万字全景解析
fpga开发·制造·verilog·fpga·芯片设计·硬件设计·芯片制造
步达硬件17 小时前
【FPGA】FPGA开发流程
fpga开发
我爱C编程1 天前
【仿真测试】基于FPGA的完整16QAM通信链路实现,含频偏锁定,帧同步,定时点,Viterbi译码,信道,误码统计
fpga开发·16qam·帧同步·卷积编码·viterbi译码·维特比译码·频偏锁定
云雾J视界1 天前
AI芯片设计实战:用Verilog高级综合技术优化神经网络加速器功耗与性能
深度学习·神经网络·verilog·nvidia·ai芯片·卷积加速器
s09071362 天前
ZYNQ DMA to UDP 数据传输系统设计文档
网络协议·fpga开发·udp
燎原星火*2 天前
QSPI IP核 基本参数
fpga开发
XINVRY-FPGA2 天前
XCVU9P-2FLGC2104I Xilinx AMD Virtex UltraScale+ FPGA
嵌入式硬件·机器学习·计算机视觉·fpga开发·硬件工程·dsp开发·fpga
FPGA_小田老师2 天前
FPGA Debug:PCIE一直自动重启(link up一直高低切换)
fpga开发·pcie debug·pcie初始化问题
hexiaoyan8272 天前
视频信号检测板卡:208-Base Camera Link 图像信号模拟器
fpga开发·图像信号模拟器·视频信号检测·视频信号分析·智能图像分析