ANSYS EMC Plus:谐振腔中的天线

概述

本博客说明了如何使用 EMA3D 和 MHARNESS 模拟工具来模拟腔内天线产生的电场。下面简要概述了完成模拟所需的步骤,视频链接中提供了完整的演示。

步骤1:定义模拟域

准备模拟的第一步是定义模拟域。该域应包含所有需要分析的几何图形。在此演示中,我们将使用以下设置:

最低频率:10 MHz

最高频率:500 MHz

在属性面板中的格子下,将最小值调整为:

X:−420 毫米

Y:−420 毫米

Z:−1920 毫米

在属性面板的"格子"下,将最小值调整为:

X:1920 毫米

Y:1920 毫米

Z:420 毫米

步骤2:指定材料定义

在此步骤中,应指定所有材料属性以模拟问题。将为所有外壳盒表面指定铝材料属性,电导率为 1.2e7。

步骤3:定义电场探头

为了捕获天线产生的电场,应在感兴趣的区域定义电场探针。对于此演示,我们将通过在"边界"选项卡中输入值来指定探针的坐标。

在属性面板中的最小值下,将值调整为:

X:540 毫米

Y:1080 毫米

Z:-359.99 毫米

在属性面板中的最大值下,将值调整为:

X:840 毫米

Y:1380 毫米

Z:-60 毫米

步骤4:MHARNESS定义

在此步骤中,将为天线定义 MHARNESS 电缆以模拟感应电压和电流,并在天线线末端分配一个引脚电压源以激励天线导体。

步骤5:定义激励源

定义好引脚电压源后,我们需要确定仿真的激励电压信号。在本演示中,我们将使用导数高斯信号。

步骤6:网格划分与仿真

在开始分析之前,我们需要对模型几何进行网格划分。在此步骤中,将为定义的模拟域内的所有几何图形创建网格,然后运行模拟。

步骤7:分析

模拟完成后,我们可以对结果进行后处理。在这种类型的问题中,我们有 2 个选项可供选择:1) 计算场统计,计算场平均值以及屏蔽效能;2) 计算场平均值。在本演示中,我们将选择计算场平均值,因为屏蔽效能在本演示中不是一个有用的衡量标准。

相关推荐
粟米茶7 小时前
Altium Desinger阵列式粘贴使用
硬件工程·硬件电路
逼子格2 天前
【Proteus仿真】虚拟终端出现乱码问题解决
单片机·嵌入式硬件·proteus·嵌入式·硬件工程·电路仿真·虚拟终端
m0_598250003 天前
串扰12-串扰对信号的影响
笔记·嵌入式硬件·硬件工程
XINVRY-FPGA5 天前
XCVU9P-2FLGA2104E Xilinx AMD Virtex UltraScale+ FPGA
人工智能·嵌入式硬件·fpga开发·硬件工程·dsp开发·射频工程·fpga
Saniffer_SH6 天前
【高清视频】CXL 2.0 over Fibre演示和答疑 - 将内存拉到服务器10米之外
运维·服务器·网络·人工智能·驱动开发·计算机外设·硬件工程
XINVRY-FPGA9 天前
XCVU13P-2FLGA2577I Xilinx AMD VirtexUltraScale+ FPGA
嵌入式硬件·fpga开发·云计算·硬件工程·dsp开发·射频工程·fpga
Sic_MOS_780168249 天前
超高密度2kW GaN基低压电机驱动器的设计
人工智能·经验分享·汽车·集成测试·硬件工程·能源
自小吃多10 天前
光电探测-IV转换电路也称为TIA跨阻放大器-笔记
笔记·硬件工程
XINVRY-FPGA10 天前
XA7A75T-1FGG484Q 赛灵思 Xilinx AMD Artix-7 XA 系列 FPGA
嵌入式硬件·fpga开发·车载系统·云计算·硬件架构·硬件工程·fpga
XINVRY-FPGA10 天前
XC7A100T-2CSG324I 赛灵思 Xilinx AMD Artix-7 FPGA
arm开发·嵌入式硬件·fpga开发·硬件工程·信号处理·dsp开发·fpga