Quartus Ⅱ仿真 1.半加器

真服了,csdn上一搜全是收费,服啦服啦,我就自己来写一个吧

仿真波形:

输出结果:

介绍:

半加器(Half Adder)是数字电路中的一种基本组件,用于实现两个一位二进制数的加法运算。它只能处理两个输入位的加法,并且不处理进位。半加器有两个输入端,分别代表两个加数的位,以及两个输出端,分别代表和(sout)和进位(cout)。

使用:

在逻辑电路中,半加器可以用逻辑门来实现。一个常见的实现方式是使用一个异或门(XOR)来得到和(sout),以及一个与门(AND)来得到进位(cout)。异或门的输出在输入位不同时为1,相同为0,这正好对应于半加器的和;与门的输出在两个输入位都为1时为1,这对应于进位。

相关推荐
Wishell20152 小时前
FPGA教程系列-Vivado AXI4-Stream接口解读
仿真
民乐团扒谱机1 天前
十字路口交通信号灯控制器设计(Multisim 电路 + Vivado 仿真)
单片机·fpga开发·verilog·状态机·仿真·时序逻辑·multism
Wishell20151 天前
FPGA教程系列-Vivado AXI4-Stream自定义IP核
仿真
智行众维3 天前
【用户心得】SCANeR™Studio学习笔记(六):人因工程Pack——一站式搞定驾驶模拟的多模态数据同步
笔记·学习·自动驾驶·汽车·仿真·scaner·人因工程
世冠科技3 天前
建模仿真技术成为汽车产教融合新引擎,世冠科技董事长李京燕发表主题报告
仿真·国产软件
Wishell20154 天前
FPGA教程系列-Vivado Aurora 8B/10B 例程解读
仿真
Wishell20155 天前
FPGA教程系列-Vivado Aurora 8B/10B IP核设置
仿真
Wishell20156 天前
FPGA教程系列-Vivado Aurora 8B/10B IP核接口解析
仿真
Wishell20157 天前
FPGA教程系列-Vivado Aurora 8B/10B 协议解析
仿真
Altair澳汰尔10 天前
成功案例丨仿真+AI技术为快消包装行业赋能提速:基于 AI 的轻量化设计节省数十亿美元
人工智能·ai·仿真·cae·消费品·hyperworks·轻量化设计