真服了,csdn上一搜全是收费,服啦服啦,我就自己来写一个吧
仿真波形:

输出结果:

介绍:
半加器(Half Adder)是数字电路中的一种基本组件,用于实现两个一位二进制数的加法运算。它只能处理两个输入位的加法,并且不处理进位。半加器有两个输入端,分别代表两个加数的位,以及两个输出端,分别代表和(sout)和进位(cout)。
使用:
在逻辑电路中,半加器可以用逻辑门来实现。一个常见的实现方式是使用一个异或门(XOR)来得到和(sout),以及一个与门(AND)来得到进位(cout)。异或门的输出在输入位不同时为1,相同为0,这正好对应于半加器的和;与门的输出在两个输入位都为1时为1,这对应于进位。