multisim仿真搭建三极管开关电路,低电平(5V)控制高电平(12V)输出

通过三极管搭建电路,低电平(5V)控制高电平(12V)输出

低电平输入:当输入信号为低电平时(0V),三极管Q1处于截止状态。上拉电阻R1的存在,Q2输入端被拉到低电平,Q2处于截止。

高电平输入:当输入信号为高电平时(5V),三极管Q1、Q2导通,UR3输出电平12V。

R2:限流电阻,限制V2→Q2→Q1→R2→GND

R3:限流电阻,限制V2→Q2→R3→GND

Q1:NPN三极管,VCE耐压值为45V可满足12V系统,Q1截止时,VQ1_CE=12V。

Ic耐电流值500mA,Q1导通时,仿真电流为441uA。



Q2:PNP三极管,Q1导通时,Q2即导通。Q2导通时,处于饱和状态(11mV),输出电平几乎为12V。

V1是可通过MCU I/O控制输出高低电平,V1输出低电平时,Q1、Q2关断,输出0V;V1输出高电平时,输出12V。

电路也可以使用PMOS,仿真电路如下:

相关推荐
XINVRY-FPGA6 小时前
XCVU13P-2FLGA2577I Xilinx AMD VirtexUltraScale+ FPGA
嵌入式硬件·fpga开发·云计算·硬件工程·dsp开发·射频工程·fpga
Sic_MOS_7801682419 小时前
超高密度2kW GaN基低压电机驱动器的设计
人工智能·经验分享·汽车·集成测试·硬件工程·能源
自小吃多1 天前
光电探测-IV转换电路也称为TIA跨阻放大器-笔记
笔记·硬件工程
XINVRY-FPGA1 天前
XA7A75T-1FGG484Q 赛灵思 Xilinx AMD Artix-7 XA 系列 FPGA
嵌入式硬件·fpga开发·车载系统·云计算·硬件架构·硬件工程·fpga
XINVRY-FPGA1 天前
XC7A100T-2CSG324I 赛灵思 Xilinx AMD Artix-7 FPGA
arm开发·嵌入式硬件·fpga开发·硬件工程·信号处理·dsp开发·fpga
环芯语音芯片1 天前
三脚电感在报警器芯片里的实际作用与用法
电感·三极管·报警芯片·升压降压
Yhc_heihei2 天前
PCAP01AD电容采集芯片
硬件工程
小张爱学习哦2 天前
带符号整数乘法器设计
学习·fpga开发·硬件工程
Tolines2 天前
PCIe外接卡标准尺寸
嵌入式硬件·硬件工程·设计规范
霅昪忞昉2 天前
四线调速风扇-转速频率计算PWM调速电路
硬件工程