multisim仿真搭建三极管开关电路,低电平(5V)控制高电平(12V)输出

通过三极管搭建电路,低电平(5V)控制高电平(12V)输出

低电平输入:当输入信号为低电平时(0V),三极管Q1处于截止状态。上拉电阻R1的存在,Q2输入端被拉到低电平,Q2处于截止。

高电平输入:当输入信号为高电平时(5V),三极管Q1、Q2导通,UR3输出电平12V。

R2:限流电阻,限制V2→Q2→Q1→R2→GND

R3:限流电阻,限制V2→Q2→R3→GND

Q1:NPN三极管,VCE耐压值为45V可满足12V系统,Q1截止时,VQ1_CE=12V。

Ic耐电流值500mA,Q1导通时,仿真电流为441uA。



Q2:PNP三极管,Q1导通时,Q2即导通。Q2导通时,处于饱和状态(11mV),输出电平几乎为12V。

V1是可通过MCU I/O控制输出高低电平,V1输出低电平时,Q1、Q2关断,输出0V;V1输出高电平时,输出12V。

电路也可以使用PMOS,仿真电路如下:

相关推荐
硬件技术我知道11 小时前
产品 防尘防水IP等级 划分与实验方法
网络·人工智能·嵌入式硬件·物联网·计算机视觉·硬件工程·智慧城市
嵌入式OG1 天前
硬件-射频-PCB-常见天线分类-ESP32实例
嵌入式硬件·硬件工程·智能硬件·pcb工艺
智者知已应修善业2 天前
【74HC192减法24/20/72进制】2022-5-17
驱动开发·经验分享·笔记·硬件工程
嵌入式小杨2 天前
阻抗(Impedance)、容抗(Capacitive Reactance)、感抗(Inductive Reactance)
单片机·嵌入式硬件·物联网·学习·面试·硬件工程
贝塔实验室2 天前
FPGA可重构技术
fpga开发·重构·硬件架构·硬件工程·射频工程·fpga·精益工程
shx_wei2 天前
单周期CPU电路设计
fpga开发·硬件工程
贝塔实验室3 天前
一种基于动态部分重构的FPGA自修复控制器
fpga开发·重构·系统架构·硬件架构·硬件工程·fpga·安全架构
贝塔实验室3 天前
FPGA三模冗余TMR工具(二)
安全·fpga开发·重构·硬件架构·硬件工程·软件构建·fpga
芯硬件3 天前
RC充电电路仿真与分析
硬件工程
日晨难再3 天前
Formality:匹配(match)是如何进行的?
硬件工程·数字ic