multisim仿真搭建三极管开关电路,低电平(5V)控制高电平(12V)输出

通过三极管搭建电路,低电平(5V)控制高电平(12V)输出

低电平输入:当输入信号为低电平时(0V),三极管Q1处于截止状态。上拉电阻R1的存在,Q2输入端被拉到低电平,Q2处于截止。

高电平输入:当输入信号为高电平时(5V),三极管Q1、Q2导通,UR3输出电平12V。

R2:限流电阻,限制V2→Q2→Q1→R2→GND

R3:限流电阻,限制V2→Q2→R3→GND

Q1:NPN三极管,VCE耐压值为45V可满足12V系统,Q1截止时,VQ1_CE=12V。

Ic耐电流值500mA,Q1导通时,仿真电流为441uA。



Q2:PNP三极管,Q1导通时,Q2即导通。Q2导通时,处于饱和状态(11mV),输出电平几乎为12V。

V1是可通过MCU I/O控制输出高低电平,V1输出低电平时,Q1、Q2关断,输出0V;V1输出高电平时,输出12V。

电路也可以使用PMOS,仿真电路如下:

相关推荐
limitless_peter11 小时前
集成运算放大器(反向比例,同相比例)
嵌入式硬件·硬件工程
Be Legendary-CGK3 天前
三极管的基极为什么需要下拉电阻
单片机·嵌入式硬件·硬件工程
国科安芯4 天前
MCU外设初始化:为什么参数配置必须优先于使能
网络·单片机·嵌入式硬件·性能优化·硬件工程
针不戳202209265 天前
PFC是什么
嵌入式硬件·学习·硬件工程
不会先思考5 天前
C5.3:发射极偏置和LED驱动电路
嵌入式硬件·模拟电路·三极管·发射极偏置电路·bjt
无情的8865 天前
LVPECL、LVDS、LVTTL、LVCMOS四种逻辑电平标准的全面对比
硬件工程
粟米茶7 天前
差分放大电路的四种接法
硬件工程·硬件电路·三极管·运放
XINVRY-FPGA9 天前
XCKU115-2FLVB2104E AMD Xilinx Kintex UltraScale FPGA
嵌入式硬件·计算机视觉·fpga开发·云计算·硬件工程·dsp开发·fpga
XINVRY-FPGA10 天前
XCZU19EG-2FFVB1517I FPGA Xilinx AMD ZynqUltraScale+ MPSoC
arm开发·嵌入式硬件·fpga开发·硬件架构·硬件工程·dsp开发·fpga
谢工碎碎念10 天前
PCB工艺-四层板制作流程(简单了解下)
嵌入式硬件·物联网·硬件工程·iot·pcb工艺