multisim仿真搭建三极管开关电路,低电平(5V)控制高电平(12V)输出

通过三极管搭建电路,低电平(5V)控制高电平(12V)输出

低电平输入:当输入信号为低电平时(0V),三极管Q1处于截止状态。上拉电阻R1的存在,Q2输入端被拉到低电平,Q2处于截止。

高电平输入:当输入信号为高电平时(5V),三极管Q1、Q2导通,UR3输出电平12V。

R2:限流电阻,限制V2→Q2→Q1→R2→GND

R3:限流电阻,限制V2→Q2→R3→GND

Q1:NPN三极管,VCE耐压值为45V可满足12V系统,Q1截止时,VQ1_CE=12V。

Ic耐电流值500mA,Q1导通时,仿真电流为441uA。



Q2:PNP三极管,Q1导通时,Q2即导通。Q2导通时,处于饱和状态(11mV),输出电平几乎为12V。

V1是可通过MCU I/O控制输出高低电平,V1输出低电平时,Q1、Q2关断,输出0V;V1输出高电平时,输出12V。

电路也可以使用PMOS,仿真电路如下:

相关推荐
XINVRY-FPGA1 天前
5CEFA9F23I7N Altera CycloneV E(Enhanced)FPGA
人工智能·嵌入式硬件·计算机视觉·fpga开发·硬件工程·dsp开发·fpga
amberman2 天前
解读 PCIe Gen6 RAS
驱动开发·fpga开发·硬件工程
范纹杉想快点毕业3 天前
100道关于STM32的问题解答共十万字回答,适用入门嵌入式软件初级工程师,筑牢基础,技术积累,校招面试。
驱动开发·单片机·嵌入式硬件·fpga开发·硬件工程
贝塔实验室6 天前
Altium Designer 6.3 PCB LAYOUT教程(四)
驱动开发·嵌入式硬件·硬件架构·硬件工程·信息与通信·基带工程·pcb工艺
XINVRY-FPGA7 天前
XC7Z020-1CLG484I Xilinx AMD FPGA Zynq-7000 SoC
arm开发·嵌入式硬件·网络协议·fpga开发·硬件工程·信号处理·fpga
电子硬件笔记7 天前
嵌入式硬件:如何理解高频电子线路,从入门开始
嵌入式硬件·硬件架构·硬件工程·嵌入式实时数据库
m0_598250009 天前
电源完整性07-如何确定PDN网络中的大电容
笔记·单片机·嵌入式硬件·硬件工程
美好的事情总会发生11 天前
FPGA的LVDS接口电压
嵌入式硬件·fpga开发·硬件工程·智能硬件
ོ椿生拥蝶11 天前
EMI电路
硬件工程
贝塔实验室11 天前
译码器的结构
驱动开发·算法·网络安全·fpga开发·硬件工程·信息与通信·信号处理