产品推荐 | iWave 的 FPGA-IP 评估附加 FMC 卡

1、产品概述

iWave 的 FPGA-IP 评估附加 FMC 卡旨在满足 ANSI/VITA 57.1 FMC 标准。该卡支持高引脚数 (HPC) 和低引脚数 (LPC) 连接器,可在风冷环境中使用。FPGA-IP评估附加卡可以与市场上的大多数FPGA开发套件连接。该卡还有助于评估 iWave 专有的 FPGA 知识产权 (IP) 内核。

2、核心参数

支持的接口

  • SD3.0接口支持SDR104、SDR50、DDR50、SDR25、SDR12模式
  • 高速串行 ATA 接口,支持 1.5Gbps、3Gbps 和 6Gbps 数据速率的通信
  • SFP+ 接口支持 SFP/SFP+ 收发模块
  • 2Gb 至 64Gb NAND 闪存模块

时钟

  • ASFLMPLP 150MHZ LVDS/LVPECL 时钟发生器,用于 SATA 接口
  • DSC1123 用于SFP+接口的125MHz LVDS/LVPECL时钟发生器
  • DSC1123 用于用户时钟的 100MHz LVDS/LVPECL 时钟发生器

电源要求

  • 12V 1A、3.3V 3A 来自主机设备
  • 从载波到IO夹层模块的可调电压电平(因主机而异)功率;VCC_VADJ:1.5 至 3.3V 连接到板载电平转换器
  • 板载开关稳压器 12V 至 5V 2.5A 用于 SATA

支持温度

  • 0°C 至 +70°C 商业级

外形尺寸

  • 76.5毫米 x 69毫米

3、主要特点和优势

  • 板连接器:
    • FPGA 夹层卡连接器类型支持 HPC 和 LPC,符合 ANSI/VITA 57.1 FMC 标准
  • SD3.0接口:
    • 兼容SD/SDIO规范3.0
  • 支持 1 位或 4 位数据传输
  • 支持高容量 (SDHC) 和安全数字扩展容量 (SDXC)
  • 支持高速、SDR12、SDR25、SDR50、SDR104总线速度,最大传输速率208MBps
  • iWave 的 FPGA SD SDIO 主机控制器 IP 可通过该平台进行评估

高速串行ATA接口:

  • 支持高达 3.0Gbps 的 SATA Rev 6.0 传输速度,向后兼容 1.5Gbps、3Gbps 数据速率
  • 板载 150MHz 参考时钟。
  • SATA 标准连接器,Amphenol FCi 10029364-001LF
    iWave 的 FPGA SATA 主机控制器 IP 可通过此平台进行评估

SFP+ 接口:

  • 支持 1Gbps 或 10Gbps 数据速率的 SFP+ 连接器
  • 板载 125MHz 参考时钟
  • SFP+ 标准连接器,Molex 0747540101
  • iWave 的 FPGA ARINC 和 sFPDP IP 可以使用该平台进行评估

NAND接口:

  • 符合开放式 NAND 闪存接口 (ONFI) 2.0 标准
  • 单层单元 (SLC) 技术
  • 通用 48 TSOP 封装 IC,用于兼容密度范围为 2Gb 至 64Gb 的设备
  • iWave 的 FPGA IP NAND 闪存控制器可以使用该平台进行评估

4、突出

  • iWave 的 FPGA-IP 评估附加 FMC 卡与领先 FPGA 供应商的许多现成 FPGA 开发套件兼容。
  • 用户可以评估 iWave 的 SD3.0 IP、ONFI NAND 闪存主机控制器 IP、SATA 3.0 主机控制器 IP、ARINC 818 IP 和 sFPDP IP @ 10G。
  • 用户可以计划在其最终产品中使用相同的附加卡。
  • 该卡包括使用板载时钟解决方案对每个接口进行简化测试。
  • 15 个 GPIO 路由到通用接头

来源iWare

相关推荐
晓晓暮雨潇潇14 小时前
Diamond基础6:LatticeFPGA配置流程
fpga开发·diamond·lattice·latticeecp3
江蘇的蘇15 小时前
基于7系列FPGA实现万兆网通信
fpga开发
GateWorld18 小时前
FPGA实战:一段让我重新认识时序收敛的FPGA迁移之旅
fpga开发·实战经验·fpga时序收敛·建立保持时间
UVM_ERROR18 小时前
从SV OOP到UVM:RDMA验证环境迁移的起步与复盘
芯片
GateWorld18 小时前
性能飞跃:DDR4特性解析与FPGA实战指南
fpga开发·信号完整性·ddr3·ddr4
AllenGates19 小时前
Pynq中SD卡写入image - Writing an SD Card Image
fpga·pynq
第二层皮-合肥19 小时前
50天学习FPGA第21天-verilog的时序与延迟
学习·fpga开发
范纹杉想快点毕业20 小时前
FPGA实现同步RS422转UART方案
数据库·单片机·嵌入式硬件·fpga开发·架构
s09071361 天前
Xilinx FPGA使用 FIR IP 核做匹配滤波时如何减少DSP使用量
算法·fpga开发·xilinx·ip core·fir滤波
XINVRY-FPGA1 天前
XC7Z030-2SBG485I Xilinx Zynq-7000 系列 SoC FPGA
嵌入式硬件·fpga开发·硬件工程·fpga