描述
LD9689是一款双通道、14位、2.0 GSPS/2.6 GSPS模数转换器(ADC)。该器件内置片内缓冲器和采样保持电路,专门针对低功耗、小尺寸和易用性而设计。该产品设计支持通信应用,能够实现高达5 GHz的宽带宽模拟信号直接采样。ADC输入的−3 dB带宽为9 GHz。LD9689针对宽输入带宽、高采样速率、出色的线性度和小封装低功耗而优化。
这款双通道ADC内核采用多级、差分流水线架构,并集成了输出纠错逻辑。每个ADC均具有宽带宽输入,支持用户可选的各种输入范围。集成基准电压源可简化设计考量。模拟输入和时钟信号均为差分输入信号。ADC数据输出通过纵横多路复用器内部连接到四个数字下变频器(DDC)。各DDC由多个级联信号处理级组成:48位频率转换器(数控振荡器(NCO))和抽取率。NCO可以选择通用输入/输出(GPIO)引脚范围内的预设频带,支持选择最多三个频带。LD9689的DDC工作模式可通过SPI可编程配置文件选择。
除了DDC模块,LD9689还具备其他功能,能够简化通信接收器的自动增益控制(AGC)功能。利用ADC的寄存器0x0245中的快速检测控制位,可编程阈值检测器可以监控输入信号功率。如果输入信号电平超过可编程阈值,快速检测指示器就会变为高电平。由于该阈值指示器的延迟极短,因此用户能够快速调低系统增益,从而避免ADC输入端出现超量程现象。除了快速检测输出外,LD9689还具有信号监控能力。信号监控模块可提供ADC进行数字化处理信号的其它信息。
用户可将JESD204B子类1的高速串行输出设置为各种单通道、双通道、四通道和八通道配置,具体取决于接收逻辑器件的DDC配置和可接受通道速率。SYSREF±和SYNCINB±输入引脚支持多器件同步。
LD9689具有灵活的关断选项,在需要时可以大幅降低功耗。所有这些特性均可通过三线式串行端口接口(SPI)进行编程。

特性
• JESD204B(子类 1)编码串行数字输出
• 每通道支持高达16 Gbps的通道速率
• 噪声密度
• −152 dBFS/Hz(2.56 GSPS,满量程电压 = 1.7 V p-p)
• -154 dBFS/Hz(2.56 GSPS,满量程电压 = 2.0 V p-p)
• -154.2 dBFS/Hz(2.0 GSPS,满量程电压 = 1.7 V p-p)
• -155.3 dBFS/Hz(2.0 GSPS,满量程电压 = 2.0 V p-p)
• 2.56 GSPS时每通道总功耗:1.55 W(默认设置)
• SFDR(2.56 GSPS编码时)
• 73 dBFS(1.8 GHz AIN,−2.0 dBFS)
• 59 dBFS(5.53 GHz AIN,−2.0 dBFS)
• 满量程电压 = 1.1 V p-p
• SNR(2.56 GSPS编码时)
• 59.7 dBFS(1.8 GHzA IN,−2.0 dBFS)
• 53.0 dBFS(5.53 GHzA IN,−2.0 dBFS)
• 满量程电压 = 1.1 V p-p
• SFDR(2.0 GSPS编码时)
• 78dBFS(900 MHz AIN,−2.0 dBFS)
• 62 dBFS(5.53 GHz AIN,−2.0 dBFS)
• 满量程电压 = 1.1 V p-p
• SNR(2.0 GSPS编码时)
• 62.7dBFS(900 MHz AIN,−2.0 dBFS)
• 53.1 dBFS(5.5 GHz AIN,−2.0 dBFS)
• 满量程电压 = 1.1 V p-p
• 0.975 V、1.9 V 和 2.5 V 直流电源供电
• 模拟输入全功率带宽:9 GHz (−3 dB)
• 幅度检测位支持实现高效AGC
• 可编程FIR滤波器,用于模拟通道损耗平衡
• 每通道集成2个宽带数字处理器
• 48 位 NCO
• 可编程抽取率
• 相位相干NCO开关
• 最多提供4个通道
• 串行端口控制
• 支持 100 MHz SPI 写入和 50 MHz SPI 读取
• 具有2和4分频选项的整数时钟
• 灵活的 JESD204B 线配置
• 片内扰动
应用
• 分集多频段和多模数字接收器
• 3G/4G、TD-SCDMA、W-CDMA和GSM、LTE、LTE-A
• 电子测试与测量系统
• 相控阵雷达和电子战
• DOCSIS 3.0 CMTS上游接收路径
• HFC数字反向路径接收器