rfsoc

讽刺人生Yan17 天前
学习·fpga开发·rfsoc
RFSOC学习记录(一)RF data converter总览最近使用了27DR的板子,是第一次接触RFSOC的产品,遇到了很多个奇怪的问题,写篇文章总结一下我对RF data converter这个ip核的看法
讽刺人生Yan20 天前
学习·fpga·rfsoc
RFSOC学习记录(六)混频模式分析混频器(Mixer)是RFSOC通过ip核实现在数字域的频率搬移,主要功能是在不改变采样率的情况下,把信号的频谱中心移动到目标频率附近
FPGA_ADDA21 天前
fpga开发·信号处理·射频采集·rfsoc·高速adda·8发8收
小尺寸13*13cmRFSOC47DR数模混合信号处理卡产品描述RFSOC47DR数模混合信号处理卡,采用Xilinx ZYNQ UltraScale+ RFSoC ZU47DR,实现了8路ADC和8路DAC 端口,并支持外部同源参考时钟。对外J30J上支持27路双向GPIO、2组RS422、1组RS485、2组Uart以及1个千兆网口,ADC最高采样率4.096GSPS 和DAC最高采样率6.5536 GSPS 。
讽刺人生Yan21 天前
学习·fpga·rfsoc
RFSOC学习记录(五)带通采样定理花了三篇文章的时间大致讲了讲我对于rfsoc时钟树的理解,非常的浅薄与浅应用,现在我再从原理层面记录一下我对于rf data converter这个ip核里面三种混频模式从底层上的了解,这一篇主要记录一下带通采样定理的知识,下一篇会涉及到三种混频模式的配置不同
讽刺人生Yan21 天前
学习·fpga·rfsoc
RFSOC学习记录(四)MTS时序分析在MIMO等场景中,ADC DAC的多发多收机制是很重要的,在如今多数的使用场景里,RFSOC这样射频直采的模式逐渐代替了超外差接收机,零中频接收机,而多发多收的板卡每一个ADC/DAC系统都有自己的独立采样时钟,如果这些事中相位不同,哪怕是几十皮秒的频偏,不同片的波形输出就会存在相位偏差,对于多通道波束成形与MIMO阵列信号处理等应用时都会产生灾难性的影响,于是我们就需要确保所有通道在同一个采样瞬间采同一个值,这就是MTS的首要目的
璞致电子2 个月前
fpga·射频·软件无线电·sdr·rfsoc·fpga开发板·xlinx开发板
【PZ-ZU49DR-KFB】FPGA开发板 璞致 Zynq UltraScale Plus RFSoC PZ-ZU49DR 核心板与开发板用户手册第一章: Zynq UltraScale+ RFSoC 系列介绍RFSoC(射频系统级芯片)是一种高度集成的芯片解决方案,它将射频前端、 ADC/DAC(模数转换器/数模转换器)、处理器和 FPGA(现场可编程门阵列)等组件 集成到单个芯片中。以下是关于 RFSoC 的详细介绍:
FPGA_ADDA2 个月前
嵌入式硬件·射频采集·rfsoc·zu27dr·zu47dr
无人机小尺寸RFSOC ZU47DR板卡整板尺寸:120*120mmFPGA: XCZU47DR-2FFVE1156I;DDR:PS侧8GB 2400Mhz*64bit / PL侧 4GB 2400Mhz*32bit;
ALINX技术博客5 个月前
射频工程·fpga·amd·rfsoc·alinx
【新品解读】一板多能,AXRF49 定义新一代 RFSoC FPGA 开发平台“硬件系统庞杂、调试周期长”“高频模拟前端不稳定,影响采样精度”“接收和发射链路难以同步,难以扩展更多通道”
我是有底线的